<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 基于CMOS工藝的高阻抗并行A/D芯片TLC5510

          基于CMOS工藝的高阻抗并行A/D芯片TLC5510

          作者: 時(shí)間:2012-07-25 來(lái)源:網(wǎng)絡(luò) 收藏

          1.jpg

          4 結(jié)束語(yǔ)

          在對(duì)模數(shù)轉(zhuǎn)換器及其在線陣CCD數(shù)據(jù)采集系統(tǒng)的應(yīng)用設(shè)計(jì)中,筆者通過(guò)實(shí)驗(yàn)總結(jié)出如下經(jīng)驗(yàn):

          (1) 為了減少系統(tǒng)噪聲,外部模擬和數(shù)字電路應(yīng)當(dāng)分離,并應(yīng)盡可能屏蔽。

          (2) 因?yàn)?a class="contentlabel" href="http://www.ex-cimer.com/news/listbylabel/label/TLC">TLC芯片的AGND和DGND在內(nèi)部沒(méi)有連接,所以,這些引腳需要在外部進(jìn)行連接。為了使拾取到的噪聲最小,最好把隔開的雙絞線電纜用于電源線。同時(shí),在印制電路板布局上還應(yīng)當(dāng)使用模擬和數(shù)字地平面。

          (3) VDDA至AGND和VDDD至DGND之間應(yīng)當(dāng)分別用1μF電容去耦,推薦使用陶瓷電容器。對(duì)于模擬和數(shù)字地,為了保證無(wú)固態(tài)噪聲的接地連接,試驗(yàn)時(shí)應(yīng)當(dāng)小心。

          (4) VDDA、AGND以及ANALOG IN 引腳應(yīng)當(dāng)與高頻引腳CLK和D0~D7隔離開。在印制電路板上,AGND的走線應(yīng)當(dāng)盡可能地放在ANALOG IN 走線的兩側(cè)以供屏蔽之用。

          (5) 為了保證的工作性能,系統(tǒng)電源最好不要采用開關(guān)電源。

          更多資訊請(qǐng)關(guān)注:21ic模擬頻道


          上一頁(yè) 1 2 下一頁(yè)

          關(guān)鍵詞: CMOS 5510 TLC 工藝

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();