一種帶有增益提高技術(shù)的高速CMOS運算放大器設(shè)計
1.3 全差分折疊式共源共柵放大器
文中設(shè)計的主運放如圖3所示,采用帶增益增強輔助電路的全差分折疊式共源共柵運算放大器。主運放采用以PMOS管為輸入管的全差分折疊式共源共柵結(jié)構(gòu)。若輸入管采用NMOS對管,由于電子比空穴遷移率大,雖然能得到更大的增益,但同時其折疊點會產(chǎn)生更大的寄生電容,直接影響了運算放大器的速度。由于本設(shè)計對速度的要求是第一位的,所以采用PMOS管作為輸入管來提高主運放的次極點頻率并且能降低運放的噪聲。同時,臨近輸出端的MOS管要經(jīng)過合理的調(diào)試,既要滿足支路電流的要求,又不能引入過大的寄生電容而影響到系統(tǒng)的頻率特性。本文引用地址:http://www.ex-cimer.com/article/186166.htm
評論