<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 模擬技術 > 設計應用 > PLL-VCO制作方法介紹

          PLL-VCO制作方法介紹

          作者: 時間:2012-05-04 來源:網(wǎng)絡 收藏

          在此說明以晶體振蕩器做為基準振蕩器,將其與VCO以及PLL電路組合成為信號產(chǎn)生器的情形也被稱為頻率合成器。
          此一電路的設計規(guī)格如表l所示。振蕩頻率范圍為40M~60MHz內(nèi)的10MHz寬。每一頻率階段(step)寬幅為10kHz。頻率的穩(wěn)定度目標與晶體振蕩電路相近。

          本文引用地址:http://www.ex-cimer.com/article/186480.htm

          的工作原理

          表一 的設計規(guī)格
          振蕩頻率40M-60MHz中的10MHz寬幅
          頻率階段10KHz
          頻率穩(wěn)度與晶體振蕩器同等
          振蕩波形正弦波
          溫度范圍0-50
          電源電壓12~15V

          表1 PLL-VCO的設計規(guī)格
          (根據(jù)使用目的與規(guī)格,決定振蕩頻率與頻率階段。頻率穩(wěn)定度高,且可以做階段性變化。)
          圖3所示的為此將制作的PLL.VC0電路之方塊圖。假設VCO電路的振蕩頻率為53.29MHz工作原理。

          (利用數(shù)字設定用SW設定BCD符碼,做為頻率的設定,將晶體與VCO電路做相位比較,以達頻率穩(wěn)定化。)

          首先,利用晶體產(chǎn)生10.24MHz之振蕩。再將此做1024分頻,產(chǎn)生fr=10kHz的基準頻率。
          另外,將VCO電路之振蕩頻率fosc利用N分頻電路做N分頻成為fo也即是,fo=fosc/N。此一分頻比N之值,是利用數(shù)字設定用SW,根據(jù)BCD (Binary Coded Decimal)符碼而設定的。
          接著,利用相位比較器做fr與fo的相位比較。如果frfo時,會發(fā)生誤差檢出脈波。此再利用回路濾波器積分成為直流電壓,以此控制VC0振蕩電路,使fr=fo。
          在PLL電路成為鎖栓(Locked)狀態(tài)時,VCO的振蕩頻率應該為fosc=N x f0=N x fr
          假設數(shù)字設定用SW所設定的數(shù)字為5329時,fosc成為fosc=5329×10kHz=53.29MHz
          所以,只要改變數(shù)字設定用SW所設定的數(shù)字,便可以改變VCO的振蕩頻率。
          因此,PLL電路為利用頻率反饋控制,使fr=fo。而且由于fr是經(jīng)由晶體振蕩器的頻率分頻而得,所以,PLL的VCO所產(chǎn)生的頻率穩(wěn)定度可以與晶體振蕩器比美。

          PLL用IC MC145163P
          此所使用的PLL用IC為Motorola公司的MC145l63P。圖4所示的為MC145163P的特性與端子連接圖,以及方塊圖。
          此一IC內(nèi)含有可以產(chǎn)生基準頻率fr的晶體振蕩電路與分頻電路,將VCO信號分頻用的N分頻電路,以及將fo與fr做為此較用的相位比較電路。
          此一IC為28個端子DIP型。電源電壓為3~9V工作原理,工作原理頻率為30MHz(電源電壓5V),如果電源電壓成為9V時,工作原理頻率可以延伸至80MHz。因此,對于設計規(guī)格為40M~60MHz而言,不會有問題。


          圖4MCl45163P的構成
          (此為LSI,集積度高,與VCO電路配合,可以組成PLL電路。)

          MC145163P主要功能端口說明
          fin
          (1
          端子)
          頻率合成器的可程式化計數(shù)器(/N計數(shù)器部)的輸入,通常fin 可以從VCO取得,以AC結(jié)合連接至1端子。在標準CMOS邏輯位準之大振幅信號的場合,也可以采用直接結(jié)合。
          Vss
          (2
          端子)

          電路的接地

          VDD3端子)

          正電源(+5V

          PDout
          (4
          端子)
          當伯VCO控制信號,由相位比較器的3狀態(tài)輸出。
          頻率fv > frfv相位前進;負脈波。
          頻率fv frfv相位延遲;正脈波。
          頻率fv = fr與同相位;高阻抗狀態(tài)。
          RA0
          RA1
          5端子,6端子)
          由這些輸入,設定基準分頻器(R計數(shù)器)的分頻比。分頻比可以從512,2048,4096中選擇。
          ΦR,ΦV
          7端子,8端子)
          利用這些相位比較器的輸出,與通低頻慮波器組合,成為VCO的控制信號。
          頻率fv > fr或相位前進的場合:
          ΦV 會發(fā)生L脈波,ΦR 會維持H。
          頻率fv frfv相位延遲的場合:
          ΦV 維持HΦR產(chǎn)生L脈波。
          頻率fv = fr與同相位的場合:
          ΦV ΦR 都成為H。
          BCD輸入
          9端子-24端子)
          這 些的輸入數(shù)據(jù),在N計數(shù)器的內(nèi)容成為時,會被預先設定(preset.
          9
          端子為100位數(shù)的LSB,24端子為100位數(shù)的MSB,由于內(nèi)藏有pull down電阻。因此,在輸入開放時成為L位準。利用BCD數(shù)字設定SW的使用,可以任意設定39999為止的任意分頻比。
          REFout
          (25
          端子)
          內(nèi)部基準振蕩器外部基準信號的緩沖輸出。
          OSCout,

          OSCin(26端子,27端子)

          在這些端子上連接水晶振蕩子時,便成為基準振蕩器。使用適當值的電容連接OSCin與接地間,以及OSCout與接地間。OSCin也成為外部一產(chǎn)生基準信號的輸入。這些信號通常在OSCinAC結(jié)合。但是,在大振幅信號(CMOS邏輯位準)的組合,則使用DC結(jié)合。在外部基準Mode中,不必要與OSCout連接。
          LD28端子)PLL鎖栓檢知信號,在PLL回路成為鎖栓時(frfv的頻率與相位為相同時)成為H,不成為鎖栓時則產(chǎn)生脈波。

          圖5所示的為實際的PLL-VCO電路的構成。

          圖5 PLL-VCO電路圖

          分頻器相關文章:分頻器原理

          上一頁 1 2 下一頁

          關鍵詞: PLL-VCO 方法

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();