基于FPGA的AD9910控制設計
例程中,將update信號設置為手動,通過頻率控制singletone profile0寫入頻率控制字0X0CCC_CCCD,此數(shù)字轉換成十進制為21474836 5,代入頻率控制字的公式,計算出頻率為50 MHZ。使用示波器測量觀察,如圖5所示。本文引用地址:http://www.ex-cimer.com/article/187577.htm
圖中,橫坐標為時間t,單位為納秒(ns),縱坐標為電壓幅度(A),單位為毫伏(mv)??梢钥闯觯敵霾ㄐ蔚念l率為50 MHz,與初始設定值一致。由此可見,程序符合設計要求。
3 結束語
FPGA對AD9910的控制是通過對其各個控制寄存器進行相關設置來實現(xiàn)的。隨著FPGA的廣泛應用,以及更快的數(shù)據(jù)處理速度,基于FPGA+D-DS的方案對于頻率源的設計與實現(xiàn)具有工程實踐意義,而且還將在更多的領域得到應用。
評論