0.6μmCMOS工藝全差分運(yùn)算放大器的設(shè)計(jì)
2 電路仿真結(jié)果
采用HSPICE電路仿真工具,并利用上華0.6μm CMOS工藝模型參數(shù),可對(duì)電路進(jìn)行仿真,仿真結(jié)果顯示:該運(yùn)放的開(kāi)環(huán)直流增益為80 dB,相位裕度80度,單位增益帶寬74 MHz。圖4為其幅頻及相頻特性曲線。由圖4可見(jiàn),電路功耗為1.9 mW;差動(dòng)輸出范圍為-2.48~2.5 V;電源電壓為2.5 V。
3 結(jié)束語(yǔ)
本文給出了一種低電壓全差分套筒式運(yùn)算放大器的設(shè)計(jì)方法,同時(shí)對(duì)該設(shè)計(jì)方法進(jìn)行了仿真,從仿真結(jié)果可以看出,在保證高增益、低功耗的同時(shí),該設(shè)計(jì)還可以滿足20 MHz流水線模數(shù)轉(zhuǎn)換器中運(yùn)放的設(shè)計(jì)要求。
評(píng)論