電壓突變的影響--DV/DT以及電流突變的影響--DL/D
信號傳播的整個(gè)路徑,包括器件封裝、電路板布局以及連接器等,如果要它們正確地分發(fā)轉(zhuǎn)換時(shí)間為TR的數(shù)字信號,其頻率響應(yīng)至少在FKNEE之前都應(yīng)當(dāng)是平坦的。如果FKNEE之前某個(gè)路徑的頻率響應(yīng)不是平坦的,在路徑端收到的信號則可能出現(xiàn)上升時(shí)間劣化、鼓包、過沖或振鈴。
縮短上升時(shí)間將迫使FKNEE的值升高,使得信號傳播的問題更加嚴(yán)重。這是過分縮短上升時(shí)間的首要缺點(diǎn)。
電路的DV/DT還可能影響其他鄰近電路上的信號。這一串?dāng)_是由互容機(jī)制產(chǎn)生的。兩個(gè)鄰近的電路元件總是會有容性的相互作用。參考如下:
“兩個(gè)電阻都接地,相應(yīng)的容性耦合等于0.004,同時(shí)感性串?dāng)_是0.032。對一個(gè)工作在50歐阻抗級別的電路來說,這是一個(gè)典型的比率。對于高阻抗電路,涉及的DV/DT較大,DI/DT相對較小,得到的容性耦合相應(yīng)地比較大。
在門電路的低輸出阻抗的情況下,門電路直接驅(qū)動(dòng)傳輸裝置,感性耦合問題被擴(kuò)大。在該情形中,總的感性耦合信號能量在遠(yuǎn)端終結(jié),而不是如例1.4中一分為二?!?/font>
如上所提示,在數(shù)字系統(tǒng)中,由互容引起的串?dāng)_要遠(yuǎn)小于由感引起的串?dāng)_。
我們可以把電路最大的DV/DT與它的10~90%上升時(shí)間以及電壓幅度△V聯(lián)系起來:
評論