基于混合信號(hào)示波器的混合信號(hào)電路設(shè)計(jì)及調(diào)試
對(duì)于BGA等特殊封裝形式以及使用FPGA的電路,本身電路可測(cè)的管腳不是很多,18個(gè)或20個(gè)通道往往已是不錯(cuò),而且FPGA的供應(yīng)商提供的開發(fā)工具,往往引出的管腳也有限,若使用Xilinx公司的芯片,安捷倫FPGA調(diào)試儀E5904B配合混合信號(hào)示波器使用,可以同時(shí)觀察FPGA內(nèi)部節(jié)點(diǎn)和外圍信號(hào)的互動(dòng)情況。
本文引用地址:http://www.ex-cimer.com/article/193033.htm目前大量使用的數(shù)字示波器大都是2通道或4通道,當(dāng)有大量數(shù)字信號(hào)需要被調(diào)試時(shí),條件好的工程師會(huì)借助于邏輯分析儀,但孤立地使用邏輯分析儀或數(shù)字示波器對(duì)混合信號(hào)電路的調(diào)試效率往往是很低的。如很多時(shí)候,電路中的關(guān)鍵握手活動(dòng)或特定任務(wù)執(zhí)行的驗(yàn)證往往牽涉到模擬信號(hào)和多路數(shù)字信號(hào)必須在某個(gè)時(shí)間段按一定時(shí)序出現(xiàn),因此需要把示波器和邏輯分析儀器同步起來一起使用。目前的方案有:
1、在邏輯分析系統(tǒng)中允許使用示波器模塊;
2、使用時(shí)間相關(guān)夾具同步兩臺(tái)儀器,并讓其中一臺(tái)儀器的光標(biāo)移動(dòng)時(shí),另一臺(tái)儀器的光標(biāo)也跟著移動(dòng)(即光標(biāo)聯(lián)動(dòng)功能)。
與混合信號(hào)示波器方案相比,上述兩個(gè)方案都適合于可將數(shù)十路甚至上百路信號(hào)測(cè)試點(diǎn)都引出來的電路,優(yōu)點(diǎn)是邏輯分析功能非常完善和強(qiáng)大,可以做反匯編,甚至高級(jí)源代碼分析,缺點(diǎn)是只能引出十幾個(gè)被測(cè)點(diǎn)的電路,顯然有點(diǎn)大材小用,而且價(jià)格比較昂貴,使用起來較混合信號(hào)示波器復(fù)雜。尤其是使用時(shí)間相關(guān)夾具的第二種方案,若想將示波器的數(shù)據(jù)傳輸?shù)竭壿嫹治鰞x的屏幕上和數(shù)字通道一起顯示,屏幕刷新率會(huì)很慢,如果示波器每通道有4M采樣點(diǎn)存儲(chǔ)深度,將示波器四個(gè)通道的數(shù)據(jù)傳遞到邏輯分析儀器上顯示一次可能會(huì)需要1分鐘的時(shí)間。對(duì)于上面舉的PCI總線數(shù)采插卡的例子,必須將示波器設(shè)置成無限余輝的方式,才能發(fā)現(xiàn)偶發(fā)的時(shí)鐘信號(hào)幅值跌落情況。若屏幕刷新率很慢,是難以解決問題的,對(duì)觀察DDR SDRAM信號(hào)眼圖也是如此。當(dāng)然,你可以讓兩臺(tái)儀器各自顯示各自的波形,這樣不影響示波器的波形刷新率,但觀察多路混合信號(hào)就不太直觀,而且有的廠家的時(shí)間相關(guān)夾具不支持光標(biāo)聯(lián)動(dòng)功能,使用起來就更不方便了。
混合信號(hào)示波器是根據(jù)模擬和混合信號(hào)電路的特征和測(cè)試需求研發(fā)出來的產(chǎn)品,而且其價(jià)格定位是和數(shù)字存儲(chǔ)示波器(DSO)同檔次的。在當(dāng)今電路很多測(cè)試點(diǎn)不能被觸及或引出的情況下,邏輯分析儀器沒有充分用武之地,或者只有購買示波器的經(jīng)費(fèi)而沒有邏輯分析儀器經(jīng)費(fèi)的情況下,此時(shí)混合信號(hào)示波器不失為一很好的選擇。
評(píng)論