基于AD7762和FPGA的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
控制寄存器1的地址是0X0001,設(shè)計(jì)中控制寄存器1的內(nèi)容設(shè)為0X001B。設(shè)計(jì)中通過寫控制寄存器1設(shè)置輸出數(shù)據(jù)頻率。讀時(shí)序控制A/D采樣數(shù)據(jù)的輸出。A/D的控制時(shí)序及工作狀態(tài)如圖4所示。本文引用地址:http://www.ex-cimer.com/article/193417.htm
為低電平期問依次將兩個(gè)寄存器的地址和內(nèi)容寫入A/D中,控制A/D的工作狀態(tài)。
AD7762串聯(lián)了3個(gè)濾波器。通過使用不同的濾波頻率、濾波器選擇和全通的結(jié)合,可以獲得大范圍的采樣速率。通過設(shè)置寄存器1的低3位濾波器的狀態(tài)設(shè)置數(shù)據(jù)輸出速率Rate,A/D中默認(rèn)的濾波特性如表3所示。
表3是在A/D內(nèi)部時(shí)鐘為20 MHz時(shí),可看出當(dāng)rate=3’h3時(shí)→625 kHz;rate=3→312.5 kHz;rate=4→156.25 kHz;rate=5→78.125 kHz。
3.2 A/D讀時(shí)序控制
AD7762的讀時(shí)序如圖5所示。
A/D寄存器寫成功后,A/D會(huì)根據(jù)寄存器設(shè)置的工作狀態(tài)進(jìn)行數(shù)據(jù)采樣和傳輸。當(dāng)一個(gè)新的轉(zhuǎn)換數(shù)據(jù)結(jié)果有效時(shí),A/D的引腳會(huì)產(chǎn)生一個(gè)低脈沖信號(hào)送給FPGA,當(dāng)FPGA接收到這個(gè)低脈沖信號(hào)時(shí)開始接收A/D的采樣數(shù)據(jù)。由于AD7762是24位分辨率的A/D轉(zhuǎn)換器,而外部是16位數(shù)據(jù)線,所以從AD7762中讀取一個(gè)轉(zhuǎn)換結(jié)果,需要執(zhí)行兩次16 bit讀數(shù)據(jù)操作。當(dāng)同時(shí)為低電平時(shí),數(shù)據(jù)總線開始傳播數(shù)據(jù)。在二次讀操作之間,必須置高一個(gè)ICLK周期的高電平。數(shù)據(jù)傳輸結(jié)束后保持高電平,數(shù)據(jù)線處于高阻態(tài),等待下一次有效數(shù)據(jù)的傳輸。
評(píng)論