IC測試原理解析(第一部分)
本系列一共四章,下面是第一部分,主要討論芯片開發(fā)和生產過程中的IC測試基本原理, 內容覆蓋了基本的測試原理,影響測試決策的基本因素以及IC測試中的常用術語。
本文引用地址:http://www.ex-cimer.com/article/193850.htm第一章 數(shù)字集成電路測試的基本原理
器件測試的主要目的是保證器件在惡劣的環(huán)境條件下能完全實現(xiàn)設計規(guī)格書所規(guī)定的功能及性能指標。用來完成這一功能的自動測試設備是由計算機控制的。 因此,測試工程師必須對計算機科學編程和操作系統(tǒng)有詳細的認識。測試工程師必須清楚了解測試設備與器件之間的接口,懂得怎樣模擬器件將來的電操作環(huán)境,這樣器件被測試的條件類似于將來應用的環(huán)境。
首先有一點必須明確的是,測試成本是一個很重要的因素,關鍵目的之一就是幫助降低器件的生產成本。甚至在優(yōu)化的條件下,測試成本有時能占到器件總體成本的40%左右。良品率和測試時間必須達到一個平衡, 以取得最好的成本效率。
第一節(jié) 不同測試目標的考慮
依照器件開發(fā)和制造階段的不同,采用的工藝技術的不同,測試項目種類的不同以及待測器件的不同,測試技術可以分為很多種類。
器件開發(fā)階段的測試包括:
特征分析:保證設計的正確性,決定器件的性能參數(shù);
產品測試:確保器件的規(guī)格和功能正確的前提下減少測試時間提高成本效率
可靠性測試:保證器件能在規(guī)定的年限之內能正確工作;
來料檢查:保證在系統(tǒng)生產過程中所有使用的器件都能滿足它本身規(guī)格書要求,并能正確工作。
制造階段的測試包括:
圓片測試:在圓片測試中,要讓測試儀管腳與器件盡可能地靠近,保證電纜,測試儀和器件之間的阻抗匹配,以便于時序調整和矯正。因而探針卡的阻抗匹配和延時問題必須加以考慮。
封裝測試:器件插座和測試頭之間的電線引起的電感是芯片載體及封裝測試的一個首要的考慮因素。
特征分析測試,包括門臨界電壓、多域臨界電壓、旁路電容、金屬場臨界電壓、多層間電阻、金屬多點接觸電阻、擴散層電阻、 接觸電阻以及FET寄生漏電等參數(shù)測試。
通常的工藝種類包括:
TTL
ECL
CMOS
NMOS
Others
通常的測試項目種類:
功能測試:真值表,算法向量生成。
直流參數(shù)測試:開路/短路測試,輸出驅動電流測試,漏電電源測試,電源電流測試,轉換電平測試等。
交流參數(shù)測試:傳輸延遲測試,建立保持時間測試,功能速度測試,存取時間測試,刷新/等待時間測試,上升/下降時間測試 。
第二節(jié) 直流參數(shù)測試
直流測試是基于歐姆定律的用來確定器件電參數(shù)的穩(wěn)態(tài)測試方法。比如,漏電流測試就是在輸入管腳施加電壓,這使輸入管腳與電源或地之間的電阻上有電流通過,然后測量其該管腳電流的測試。輸出驅動電流測試就是在輸出管腳上施加一定電流,然后測量該管腳與地或電源之間的電壓差。
通常的DC測試包括 :
接觸測試(短路-開路):這項測試保證測試接口與器件正常連接。接觸測試通過測量輸入輸出管腳上保護二極管的自然壓降來確定連接性。二級管上如果施加一個適當?shù)恼蚱秒娏?,二級管的壓降將?.7V左右,因此接觸測試就可以由以下步驟來完成:
1.所有管腳設為0V,
2.待測管腳上施加正向偏置電流”I”,
3.測量由”I”引起的電壓,
4.如果該電壓小于0.1V,說明管腳短路,
5.如果電壓大于1.0V,說明該管腳開路,
6.如果電壓在0.1V和1.0V之間,說明該管腳正常連接。
漏電(IIL,IIH,IOZ):理想條件下,可以認為輸入及三態(tài)輸出管腳和地之間是開路的。但實際情況,它們之間為高電阻狀態(tài)。它們之間的最大的電流就稱為漏電流,或分別稱為輸入漏電流和輸出三態(tài)漏電流。漏電流一般是由于器件內部和輸入管腳之間的絕緣氧化膜在生產過程中太薄引起的,形成一種類似于短路的情形,導致電流通過。
三態(tài)輸出漏電IOZ是當管腳狀態(tài)為輸出高阻狀態(tài)時,在輸出管腳使用VCC(VDD)或GND(VSS)驅動時測量得到的電流。三態(tài)輸出漏電流的測試和輸入漏電測試類似,不同的是待測器件必須被設置為三態(tài)輸出狀態(tài)
轉換電平(VIL,VIH)。轉換電平測量用來決定器件工作時VIL和VIH的實際值。(VIL是器件輸入管腳從高變換到低狀態(tài)時所需的最大電壓值,相反,VIH是輸入管腳從低變換到高的時候所需的最小電壓值)。這些參數(shù)通常是通過反復運行常用的功能測試,同時升高(VIL)或降低(VIH)輸入電壓值來決定的。那個導致功能測試失效的臨界電壓值就是轉換電平。這一參數(shù)加上保險量就是VIL或VIH規(guī)格。保險量代表了器件的抗噪聲能力。
輸出驅動電流(VOL,VOH,IOL,IOH)。輸出驅動電流測試保證器件能在一定的電流負載下保持預定的輸出電平。VOL和VOH規(guī)格用來保證器件在器件允許的噪聲條件下所能驅動的多個器件輸入管腳的能力。
電源消耗(ICC,IDD,IEE)。該項測試決定器件的電源消耗規(guī)格,也就是電源管腳在規(guī)定的電壓條件下的最大電流消耗。電源消耗測試可分為靜態(tài)電源消耗測試和動態(tài)電源消耗測試。靜態(tài)電源消耗測試決定器件在空閑狀態(tài)下時最大的電源消耗,而動態(tài)電源消耗測試決定器件工作時的最大電源消耗。
第三節(jié) 交流參數(shù)測試
交流參數(shù)測試測量器件晶體管轉換狀態(tài)時的時序關系。交流測試的目的是保證器件在正確的時間發(fā)生狀態(tài)轉換。輸入端輸入指定的輸入邊沿,特定時間后在輸出端檢測預期的狀態(tài)轉換。
常用的交流測試有傳輸延遲測試,建立和保持時間測試,以及頻率測試等。
傳輸延遲測試是指在輸入端產生一個狀態(tài)(邊沿)轉換和導致相應的輸出端的狀態(tài)(邊沿)轉換之間的延遲時間。該時間從輸入端的某一特定電壓開始到輸出端的某一特定電壓結束。 一些更嚴格的時序測試還會包括以下的這些項目:
三態(tài)轉換時間測試-
TLZ,THZ: 從輸出使能關閉到輸出三態(tài)完成的轉換時間。
TZL,TZH: 從輸出使能開始到輸出有效數(shù)據的轉換時間。
存儲器讀取時間-
從內存單元讀取數(shù)據所需的時間。測試讀取時間的步驟一般如下所示:
1.往單元A寫入數(shù)據’0’,
2.往單元B寫入數(shù)據’1’,
3.保持READ為使能狀態(tài)并讀取單元A的值,
4.地址轉換到單元B,
5.轉換時間就是從地址轉換開始到數(shù)據變換之間的時間。
寫入恢復時間 –在寫操作之后的到能讀取某一內存單元所必須等待的時間。
暫停時間- 內存單元所能保持它們狀態(tài)的時間,本質上就是測量內存數(shù)據的保持時間。
刷新時間 – 刷新內存的最大允許時間
建立時間 - 輸入數(shù)據轉換必須提前鎖定輸入時鐘的時間 。
保持時間 - 在鎖定輸入時鐘之后輸入數(shù)據必須保持的時間。
頻率- 通過反復運行功能測試,同時改變測試周期,來測試器件運行的速度。周期和頻率通常通過二進制搜索的辦法來進行變化。頻率測試的目的是找到器件所能運行的最快速度。
上面討論了數(shù)字集成電路測試的一些基本目的和原理,同時也定義了測試上的一些關鍵術語,在接下來的章節(jié)里,我們將討論怎么把這些基本原理應用到實際的IC測試中去。
參考文獻:
Mark Burns, Gordon W。 Roberts
An Introduction to Mixed-Signal IC Test and Measurement Soft Test Inc。
Soft Test Inc。
The Fundamentals of Memory Test Methodology
The Fundamentals of Digital Semiconductor Testing
Anthony K。 Stevens
Introduction to Component Testing
Agilent Application Notes 1313
Agilent Application Notes 1314
評論