<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 測試測量 > 設(shè)計應(yīng)用 > 基于AD7266的多路2Ms/s同步采樣A/D模塊的設(shè)計

          基于AD7266的多路2Ms/s同步采樣A/D模塊的設(shè)計

          作者: 時間:2011-04-14 來源:網(wǎng)絡(luò) 收藏

          1.3 引腳說明
          芯片的引腳說明

          本文引用地址:http://www.ex-cimer.com/article/194996.htm

          2 設(shè)計原理
          模塊主要實現(xiàn)數(shù)據(jù)采樣功能,主要用兩片構(gòu)成24路單端或12路差分輸入,其中有四路可同時采樣。外圍邏輯及接口控制由CPLD、DSP或單片機構(gòu)成,A/D輸出的串行數(shù)據(jù)變?yōu)椴⑿泻笏腿隦AM或FIFO緩存。硬件結(jié)構(gòu)框圖如圖2所示。

          b.JPG



          3 實現(xiàn)方法
          3.1 輸入模擬信號預(yù)處理
          輸入模擬信號主要有以下幾種:0~5V、0~10V、0~±5V、0~±10V、0~20mA、4~20mA等。AD7266的最大輸入電壓范圍為0~2×VREF即0~5V,電壓信號0~5V可用,其它信號需調(diào)理變換為0~5V。電流信號用250 Ω電阻取樣變?yōu)殡妷盒盘柡蠊〢D7266轉(zhuǎn)換用。電路中兩片AD72 66可根據(jù)輸入信號是單端或差分分別進行設(shè)置,設(shè)置過程見圖3。

          c.JPG


          圖3中通過單端/差分控制信號SGL/DIFF*來實現(xiàn)對單端或差分輸入方式的控制,其中SGL/DIFF*高電平為單端輸入,SGIdDIFF*低電平為差分輸入;CS*下降沿有效。設(shè)計中通過控制單端/差分控制信號SGL/DIFF*實現(xiàn)不同輸入方式與不同輸入范圍,具體實現(xiàn)輸出二進制碼情
          況見表2所示。

          d.JPG


          設(shè)計中通過單端/差分控制信號(SGL/DIFF*)與通道選擇控制信號(A0~A2)實現(xiàn)模擬輸入類型的不同,具體模擬輸入類型與通道選擇情況見表3所示。

          e.JPG



          關(guān)鍵詞: 7266 2Ms AD 多路

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();