時(shí)鐘分配芯片 在高速并行數(shù)據(jù)采集中的應(yīng)用
多片ADC芯片并行采樣的方式可以彌補(bǔ)單片ADC芯片采樣率低的不足。通過對ADC芯片時(shí)鐘的精確控制,可使采樣系統(tǒng)在單位時(shí)間內(nèi)獲得更多的樣本信息。理論上,如果單片ADC芯片的采樣速率是f,那么通過M片ADC芯片的并行采樣,可以實(shí)現(xiàn)M?f的采樣率。多片ADC并行采樣的結(jié)構(gòu)框圖如圖4所示。本文引用地址:http://www.ex-cimer.com/article/195590.htm
3 系統(tǒng)實(shí)現(xiàn)及時(shí)鐘芯片配置
如上所述,利用M片ADC芯片理論上可以把采樣率提高到單片ADC的M倍。那么利用4片采樣率為250 Msps的ADC芯片AD9481,可以把采樣率提高到1 Msps水平。其中時(shí)鐘芯片的配置是設(shè)計(jì)的重要環(huán)節(jié)。
評論