基于ADC和FPGA脈沖信號(hào)測(cè)量設(shè)計(jì)
MAX232是一個(gè)常用的電平轉(zhuǎn)換芯片,可以將FPGA輸出的LVTTL 3.3 V電平轉(zhuǎn)換為串口電平,以便被計(jì)算機(jī)UART口所識(shí)別和接收。由以上芯片組成的系統(tǒng)工作頻率為100 MHz,可實(shí)現(xiàn)快速、高精度地脈寬和頻率測(cè)量。其中采樣芯片和FPGA的硬件連接圖如圖3所示。
3FPGA軟件設(shè)計(jì)
本系統(tǒng)中的時(shí)域參數(shù)測(cè)量和頻域參數(shù)測(cè)量工作由FPGA擔(dān)任,其輸入為正交信號(hào)兩路序列,輸出分別為脈寬(PW)、重復(fù)周期(Pri)和頻率(f)。FPGA中的數(shù)字信號(hào)處理流程如圖4所示。
圖中,I(n)和Q(n)為兩路正交信號(hào)序列;A (n)為幅度信息序列;為相位信息序列。
兩路正交信號(hào)I(n)和Q(n) 序列經(jīng)過幅相解算后,即可得到幅度序列和相位序列。對(duì)于幅度序列,經(jīng)過低通濾波和歸一化,可得到規(guī)則脈沖,再按時(shí)域參數(shù)測(cè)量原理得到PW和Pri;對(duì)于相位序列,按照頻率測(cè)量原理可得到頻率f;然后將PW、Pri及f值存人雙口RAM,再將所存數(shù)據(jù)通過模擬串口從FPGA的通用I/O口傳出,經(jīng)MAX232電平轉(zhuǎn)換后輸入到計(jì)算機(jī)串口中,最后通過上位機(jī)顯示出來,以實(shí)現(xiàn)人機(jī)通信。
4結(jié)束語
本系統(tǒng)的輸入信號(hào)要求為正交信號(hào),通??捎糜谕ㄐ藕屠走_(dá)信號(hào)的后端數(shù)字信號(hào)處理。本系統(tǒng)采用相位差分算法來計(jì)算頻率,運(yùn)算簡(jiǎn)單,F(xiàn)PGA速度可以優(yōu)化到200 M本系統(tǒng)利用了采樣芯片和FPGA的高速性,從而實(shí)現(xiàn)了很高的測(cè)量精度和實(shí)時(shí)檢測(cè)的目的;由于采用模擬串口進(jìn)行傳輸,故其抗干擾性能較好。
評(píng)論