<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > 高速數(shù)字電路封裝電源完整性分析

          高速數(shù)字電路封裝電源完整性分析

          作者: 時間:2016-10-26 來源:IC封裝設(shè)計 收藏

            接著,我們固定Pkg厚度為0.15mm,分別改變PCB厚度為0.15mm、0.4mm、0.8mm、1.6mm,PCB厚度對S參數(shù)的影響結(jié)果如圖13所示,可以看到PCB電源層厚度對整體趨勢影響并不大,只有低頻部分少有差異,厚度增加第一個零點小高頻移動,高頻部分只稍有差異。

          本文引用地址:http://www.ex-cimer.com/article/201610/311828.htm

            

           

            圖13 不同PCB電源層厚度對|S21|的影響

            電容擺放距離的影響

            我們知道去耦電容的位置距離噪聲源越近越好,因為能減少電容到噪聲源之間的電感值,讓電容更快的吸收突波,降低噪聲,達到穩(wěn)定電壓的作用。同樣降低電源層厚度能減小電源平面寄生電感,也能起到相同作用。在模擬上我們改變電容在上和測試點之間的距離,分別為1.7cm和0.2cm,Pkg和PCB電源層厚度分兩種情況,第一種Pkg 0.15mm和PCB 0.7mm,第二種情況,Pkg1.6mm和PCB 0.7mm,電容100nF、ESR 0.04ohm、ESL 0.63nH。

            

           

            圖14 電容與測試點的距離

            

           

            圖15 不同電容與測試點的距離|S21|模擬結(jié)果

            由模擬結(jié)果得知,當因為結(jié)構(gòu)或繞線問題,不能把電容放置在噪聲源附近是,我們可以藉由減低Pkg電源層厚度,減少噪聲的影響。

            四、結(jié)論

            最后,我們對高速如何中抑制噪聲做一總結(jié)。首先,去耦電容的理想位置是放置在Pkg上;ESR增大雖能把極點鏟平,但也會導(dǎo)致共振頻率深度變淺,電容充放電時間增大,會失去降低電源平面阻抗的功能;電容ESL增大會加快共振點后阻抗上升速度,所以ESL越低越好;電容數(shù)量越多越好,電容墻可以提高隔離效果;電容容值的選擇,需要根據(jù)噪聲頻段來選擇,盡量不要多容值混用,雖然這樣能增加噪聲抑制的頻寬,但也會增加共振點數(shù)量,如果噪聲剛好落在共振點上,疊加的效果可能會更嚴重;PCB電源平面厚度對Pkg上的S參數(shù)幾乎沒有影響,但在低頻,Pkg上板層厚度卻會影響PCB耦合上來的噪聲大小,Pkg板層越薄耦合上來的噪聲越小;高頻部分,主要受影響,Pkg板層越薄,|S21|值越小。


          上一頁 1 2 3 4 下一頁

          關(guān)鍵詞: 數(shù)字電路 封裝

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();