<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 電源與新能源 > 設(shè)計應(yīng)用 > 一種高度集成的全新電源管理解決方案

          一種高度集成的全新電源管理解決方案

          作者: 時間:2016-12-09 來源:網(wǎng)絡(luò) 收藏

          1 小型化的高功率密度電源

          本文引用地址:http://www.ex-cimer.com/article/201612/328463.htm

          ADP505x系列是ADI公司高度集成的多路輸出穩(wěn)壓器的最新產(chǎn)品組合,該系列使單個IC能快速輕松地用于許多不同的應(yīng)用,從而縮短電源設(shè)計時間。這些新器件為RF系統(tǒng)、FPGA和處理器供電所帶來的優(yōu)勢,以及有助于設(shè)計人員快速實現(xiàn)新設(shè)計的設(shè)計工具。

          在通信基礎(chǔ)設(shè)施中,毫微微蜂窩和微微蜂窩的興起推動基站向更小型化方向發(fā)展,這對數(shù)字基帶、存儲器、RF收發(fā)器和功率放大器的供電提出了復(fù)雜要求,必須在最小的面積中提供最高的功率密度,如圖1所示。

          圖1 小型基站的多種電源

          典型的小蜂窩系統(tǒng)需要密度非常高的電源,它能以快速瞬變響應(yīng)輸送大電流以便為數(shù)字基帶供電,同時利用低噪聲、低壓差調(diào)節(jié)器(LDO)為AD9361 RF捷變收發(fā)?、溫度補償晶體振蕩器(TCXO)和其他噪聲關(guān)鍵電源軌供電。將開關(guān)穩(wěn)壓器的開關(guān)頻率設(shè)置到關(guān)鍵RF頻段以外可降低噪聲,并且同步開關(guān)穩(wěn)壓器可確保拍頻不影響RF性能。降低數(shù)字基帶的內(nèi)核電壓(VCORE)可將低功耗模式的功耗降至最低,電源時序控制則可確保數(shù)字基帶在RF收發(fā)器使能之前上電并運行。數(shù)字基帶與電源管理之間的I2C接口允許改變降壓調(diào)節(jié)器的輸出電壓。為提高可靠性,電源管理系統(tǒng)可以監(jiān)控其自身的輸入電壓和芯片溫度,向基帶處理器報告任何故障。

          同樣,醫(yī)療和儀器設(shè)備(如便攜式超聲設(shè)備和手持式儀器)的趨勢也是尺寸越來越小,要求在更小的面積上以更有效的方式為FPGA、處理器和存儲器供電,如圖2所示。

          圖2 為基于FPGA的系統(tǒng)供電

          2 典型的FPGA和存儲器設(shè)計的多軌電源管理

          典型的FPGA和存儲器設(shè)計需要密度非常高的電源,它能以快速瞬變響應(yīng)輸送大電流以便為內(nèi)核和I/O電源軌供電,同時通過低噪聲軌為鎖相環(huán)(PLL)等片內(nèi)模擬電路供電。電源時序至關(guān)重要,應(yīng)確保FPGA在存儲器使能之前上電并運行。帶精密使能輸入和專用電源良好輸出的穩(wěn)壓器支持電源時序控制和故障監(jiān)控。電源設(shè)計師通常希望將同一電源IC用在不同應(yīng)用中,因此,必須能夠改變電流限值。這種設(shè)計重用可大幅縮短產(chǎn)品上市時間--任何新產(chǎn)品開發(fā)流程中的關(guān)鍵要素之一。

          考慮具有1路12 V輸入和5路輸出的FPGA的多軌電源管理常見設(shè)計規(guī)格:

          ·內(nèi)核電軌:1.2 V (4 A)

          ·輔助電軌:1.8 V (4 A)

          ·I/O電軌:3.3 V (1.2 A)

          ·DDR存儲器電軌:1.5 V (1.2 A)

          ·時鐘電軌:1.0 V (200 mA)

          典型的分立方案如圖3a所示,4個開關(guān)穩(wěn)壓器連接到12 V輸入軌。一個開關(guān)穩(wěn)壓器的輸出預(yù)調(diào)節(jié)LDO以降低功耗。另一種方法如圖3b所示,使用一個穩(wěn)壓器將12 V輸入降壓至5 V中間軌,然后再經(jīng)調(diào)節(jié)以產(chǎn)生所需的各個電壓。該方案的成本較低,但由于采用兩級電源轉(zhuǎn)換,效率也較低。在以上兩種方案中,各穩(wěn)壓器都必須獨立使能,因此,可能需要一個專用電源時序控制器來控制電源的時序。噪聲可能也是一個問題,除非所有開關(guān)穩(wěn)壓器都能同步以降低拍頻。

          圖3 (a) 分立穩(wěn)壓器設(shè)計,(b) 備選分立穩(wěn)壓器設(shè)計

          將多個降壓調(diào)節(jié)器和LDO集成到單個封裝中,可顯著縮小電源管理設(shè)計的總體尺寸。此外,與傳統(tǒng)分立方案相比,智能型集成解決方案具有許多優(yōu)勢。減少分立元件數(shù)目可大幅降低設(shè)計的成本、復(fù)雜度和制造成本。集成電源管理單元(PMU)ADP5050和ADP5052可在單個IC中實現(xiàn)所有這些電壓和功能,所用PCB面積和元件大幅減少。

          為了最大程度地提高效率,去除預(yù)調(diào)節(jié)器級,各降壓調(diào)節(jié)器均直接從12 V電壓供電(類似于圖3a)。降壓調(diào)節(jié)器1和2具有可編程電流限值(4 A、2.5 A或1.2 A),因此電源設(shè)計師可以快速輕松地為新設(shè)計改變電流,大大縮短開發(fā)時間。LDO可從1.7 V至5.5 V電源供電。在本例中,其中一個降壓調(diào)節(jié)器的1.8 V輸出為LDO供電,提供低噪聲1 V電源軌用于噪聲敏感的模擬電路。

          開關(guān)頻率fSW由電阻RRT設(shè)置,范圍是250 kHz到1.4 MHz.靈活的開關(guān)頻率范圍使得電源設(shè)計師可以優(yōu)化設(shè)計,降低頻率以實現(xiàn)最高效率,或者提高頻率以實現(xiàn)最小的總體尺寸。圖4顯示了fSW 與 RRT之間的關(guān)系。RRT的值可通過下式計算:

          RRT = (14822/fSW)1.081,R的單位為kΩ,f的單位為kHz.

          圖4 開關(guān)頻率與RRT的關(guān)系

          某些設(shè)計中,兩者都很重要:對較高電流軌使用較低的開關(guān)頻率以提供最高電源效率,對較低電流軌使用較高的開關(guān)頻率以縮小電感尺寸和實現(xiàn)最小的PCB面積。ADP5050的主開關(guān)頻率具有二分頻選項,能夠以兩種頻率工作,如圖5所示。降壓調(diào)節(jié)器1和3的開關(guān)頻率可通過I2C端口設(shè)置為主開關(guān)頻率的一半。

          圖5 ADP5050對高電流軌使用低開關(guān)頻率以提高效率,對低電流軌使用高開關(guān)頻率以縮小電感尺寸

          3 電源時序控制

          如圖6所示,ADP5050和ADP5052通過四個特性來簡化使用FPGA和處理器的應(yīng)用的電源時序控制:精密使能輸入、可編程軟啟動、電源良好輸出和有源輸出放電開關(guān)。

          3.1 精密使能輸入

          每個穩(wěn)壓器,包括LDO在內(nèi),都有一個帶0.8 V精密基準(zhǔn)電壓的使能輸入(圖6-1)。當(dāng)使能輸入的電壓大于0.8 V時,穩(wěn)壓器使能;當(dāng)該電壓小于0.725 V時,穩(wěn)壓器禁用。內(nèi)部1 MΩ下拉電阻可防止該引腳懸空時發(fā)生錯誤。利用精密使能閾值電壓,很容易控制器件內(nèi)的電源時序,使用外部電源時也一樣。例如,降壓調(diào)節(jié)器1設(shè)置為5 V時,可以利用一個電阻分壓器來設(shè)置精確的4.0 V跳變點以使能降壓調(diào)節(jié)器2,依此類推為所有輸出設(shè)置精確的上電時序。

          3.2 可編程軟啟動

          軟啟動電路以可控方式緩慢提高輸出電壓,從而限制浪涌電流。軟啟動引腳連接到 VREG時,軟啟動時間設(shè)置為2 ms;在軟啟動引腳與 VREG和地之間連接一個電阻分壓器時,軟啟動時間可提高至8 ms(圖6-2)。為了支持特定啟動序列或具有大輸出電容的值,可能需要這種配置。軟啟動的可配置能力和靈活性使大型復(fù)雜的FPGA以及處理器能以安全可控的方式上電。

          圖6 ADP5050和ADP5052簡化電源時序控制

          3.3 電源良好輸出

          當(dāng)所選降壓調(diào)節(jié)器正常工作時,開漏電源良好輸出(PWRGD)變?yōu)楦唠娖?圖6-3)。電源良好引腳可以將電源的狀況告知主機系統(tǒng)。默認(rèn)情況下,PWRGD監(jiān)控降壓調(diào)節(jié)器1上的輸出電壓,但也可以定制其它通道來控制PWRGD引腳。各通道的狀態(tài)(PWRGx位)可通過ADP5050上的I2C接口回讀。PWRGx位的邏輯高電平表示調(diào)節(jié)輸出電壓高于標(biāo)稱輸出的90.5%.當(dāng)調(diào)節(jié)輸出電壓降至其標(biāo)稱輸出的87.2%以下并持續(xù)50 μs以上時,PWRGx位設(shè)為邏輯低電平。PWRGD輸出是內(nèi)部未屏蔽PWRGx信號的邏輯和。內(nèi)部PWRGx信號必須為高電平且持續(xù)至少1 ms,PWRGD引腳才能變?yōu)楦唠娖?如果任意PWRGx信號發(fā)生故障,則PWRGD引腳毫無延遲地變?yōu)榈碗娖健?刂芇WRGD的通道(通道1至通道4)由工廠熔絲指定,或通過I2C接口設(shè)置相應(yīng)位來指定。

          3.4 有源輸出放電開關(guān)

          每個降壓調(diào)節(jié)器均集成一個放電開關(guān),它連接在開關(guān)節(jié)點與地之間(圖6-4)。當(dāng)其相關(guān)調(diào)節(jié)器禁用時,開關(guān)接通,有助于使輸出電容快速放電。對于通道1至通道4,放電開關(guān)的典型電阻為250 Ω。當(dāng)調(diào)節(jié)器禁用時,即使有大容性負(fù)載,有源放電開關(guān)也會將輸出拉至地。這樣就能顯著提高系統(tǒng)的穩(wěn)定性,尤其是在周期供電時。圖7所示為典型的上電/關(guān)斷時序。

          圖7 典型的上電/關(guān)斷時序

          4 I2C 接口設(shè)計

          I2C 接口實現(xiàn)了對兩個降壓調(diào)節(jié)器輸出(通道1和通道4)的高級監(jiān)控和基本動態(tài)電壓調(diào)整。

          4.1輸入電壓監(jiān)控

          可以監(jiān)控輸入電壓是否發(fā)生欠壓等故障。例如,將12 V電壓施加于輸入,I2C接口配置為:如果輸入電壓低于10.2 V,則觸發(fā)報警。專用引腳(nINT)上的信號告知系統(tǒng)處理器問題已出現(xiàn),并關(guān)斷系統(tǒng)以便采取糾正措施。具備監(jiān)控輸入電壓的能力可提高系統(tǒng)可靠性。圖8顯示了可以設(shè)置哪些值來監(jiān)控ADP5050的輸入電壓。

          圖8 輸入欠壓檢測

          4.2 結(jié)溫監(jiān)控

          可以監(jiān)控結(jié)溫以判斷是否發(fā)生過溫等故障。如果結(jié)溫高于預(yù)設(shè)值(105°C、115°C或125°C),nINT上就會產(chǎn)生報警信號。與熱關(guān)斷不同的是,此功能發(fā)送警告信號而不關(guān)斷器件。具備監(jiān)控結(jié)溫并提醒系統(tǒng)處理器注意避免發(fā)生系統(tǒng)故障的能力可提高系統(tǒng)可靠性,如圖9所示。

          圖9 結(jié)溫監(jiān)控

          4.3 動態(tài)電壓調(diào)整

          動態(tài)電壓調(diào)整通過動態(tài)降低低功耗模式下通道1和通道4的電源電壓來降低系統(tǒng)功耗,它也可以根據(jù)系統(tǒng)配置和負(fù)載動態(tài)改變輸出電壓。此外,所有四個降壓調(diào)節(jié)器的輸出電壓均可通過 I2C 接口設(shè)置,如圖10所示。

          圖10 ADP5050輸出電壓選項

          5 低噪聲特性

          多個特性可降低電源產(chǎn)生的系統(tǒng)噪聲。

          5.1 寬電阻可編程開關(guān)頻率范圍

          RT引腳上的電阻可在250 kHz至1.4 MHz的范圍內(nèi)設(shè)置開關(guān)頻率。電源設(shè)計師可靈活地設(shè)置開關(guān)頻率以避免系統(tǒng)噪聲頻段。

          5.2 壓調(diào)節(jié)器相移

          降壓調(diào)節(jié)器的相移可通過I2C接口設(shè)置。默認(rèn)情況下,通道1和通道2之間以及通道3和通道4之間的相移為180°,如圖11所示。反相操作的優(yōu)勢是輸入紋波電流和電源接地噪聲更低。

          圖11 ADP5050/ADP5052的降壓調(diào)節(jié)器相移

          圖12 降壓調(diào)節(jié)器的相移可通過I2C接口配置

          5.3 時鐘同步

          開關(guān)頻率可通過SYNC/MODE引腳同步至250 kHz到1.4 MHz的外部時鐘


          上一頁 1 2 下一頁

          關(guān)鍵詞: 高度集成電源管

          評論


          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();