<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 32位定浮點數(shù)正余弦函數(shù)FPGA實現(xiàn)方法

          32位定浮點數(shù)正余弦函數(shù)FPGA實現(xiàn)方法

          作者: 時間:2017-06-05 來源:網(wǎng)絡 收藏

          本文首先介紹了查表算法和原理,在這兩種算法基礎上,用Verilog HDL語言對32位定點數(shù)的進行了編程設計,結合仿真綜合結果,對這兩種方法從運算精度,運算速度和占用硬件資源幾方面進行了分析.進而采用不經(jīng)過浮點定點轉換,直接在改進的基礎上實現(xiàn)32位浮點數(shù)的FPGA設計.最后,對這三種實現(xiàn)方法進行了綜合評價.

          32位定浮點數(shù)FPGA實現(xiàn)方法.pdf

          本文引用地址:http://www.ex-cimer.com/article/201706/349005.htm


          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();