基于FPGA的QPSK調(diào)制解調(diào)的系統(tǒng)仿真
本文針對(duì)傳統(tǒng)的四相移鍵控(QPSK)的調(diào)制解調(diào)方式提出一種基于高速硬件描述語(yǔ)言(VHDL)的數(shù)字式QPSK調(diào)制解調(diào)模型。這種新模型便于在目標(biāo)芯片F(xiàn)PGA/CPLD上實(shí)現(xiàn)QPSK調(diào)制解調(diào)功能。文中介紹了QPSK調(diào)制解調(diào)的原理,并基于FPGA實(shí)現(xiàn)了QPSK調(diào)制解調(diào)電路。并給出了可編程邏輯器件FPGA的最新一代集成設(shè)計(jì)環(huán)境QuartusⅡ進(jìn)行系統(tǒng)仿真的仿真結(jié)果。
基于FPGA的QPSK調(diào)制解調(diào)的系統(tǒng)仿真.pdf
評(píng)論