<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > Intel 64層閃存率先商用10nm:晶體管密度增2.7倍

          Intel 64層閃存率先商用10nm:晶體管密度增2.7倍

          作者: 時間:2017-09-28 來源:快科技 收藏

            這幾年制造工藝的推進緩慢頗受爭議,而為了證明自己的技術先進性,日前在北京公開展示了工藝的CPU處理器、FPGA芯片,并宣稱同樣是,自己要比對手領先一代,還透露了未來7nm、5nm、3nm工藝規(guī)劃。

          本文引用地址:http://www.ex-cimer.com/article/201709/364976.htm

            按照目前的消息,CannonLake將是的第一款工藝處理器,但在它之前,F(xiàn)alconMesaFPGA可編程芯片會更早使用10nm。

            不過據(jù)最新報道,Intel10nm的第一站,其實是NAND閃存,而且是64層堆疊的3D閃存。

            至于為何在閃存上首先使用新工藝,很大可能是因為NAND閃存結構相對簡單,基本上就是海量同類晶體管堆積,相比之下CPU處理器就復雜多了,使用新工藝風險很大——這也是Intel14nm、10nm屢屢推遲的一個因素。

            目前還不清楚Intel10nm閃存的具體情況,但肯定是首先用于數(shù)據(jù)中心市場,等成本下來了再推到消費級領域。

            按照Intel的說法,10nm工藝使用了FinFET(鰭式場效應晶體管)、HyperScaling(超縮微)技術,可將晶體管密度提升2.7倍,結果自然可以大大縮小芯片面積,對閃存來說當然就能極大地提升容量。



          關鍵詞: Intel 10nm

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();