<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 業(yè)界動態(tài) > 臺積電推出N7P和N5P制程

          臺積電推出N7P和N5P制程

          作者: 時間:2019-08-02 來源:量子位 收藏

          本文經(jīng)AI新媒體量子位(公眾號 ID: QbitAI)授權轉載,轉載請聯(lián)系出處。

          本文引用地址:http://www.ex-cimer.com/article/201908/403341.htm

          晶圓代工龍頭先進制程又有新產(chǎn)品推出!根據(jù)國外科技媒體《anandtech》報導,已悄然推出 7 納米深紫外 DUV(N7)和 5 納米極紫外 EUV(N5)制程的性能增強版本。兩代號稱為 制程技術,專門為需要 7 納米設計運算更快,或消耗電量更少的客戶所設計。

          報導指出,全新 制程技術采用與 N7 相同設計規(guī)則,但優(yōu)化前端(FEOL)和中端(MOL)架構,可在相同耗能下,將性能提升 7%,或者在相同的性能頻率下,降低 10% 的能耗。

          全新的 制程技術,臺積電最早是于今年在日本舉辦的 VLSI 研討會透露相關訊息,不過沒有廣泛宣傳。N7P 目前采用經(jīng)驗證的深紫外(DUV)光刻技術,與 N7 制程技術相比,沒有改變電晶體密度。針對需要電晶體密度高出約 18%~20% 的客戶,臺積電預計建議使用 N7+ 或 N6 制程技術。N6 制程技術是透過極紫外(EUV)光刻技術進行晶圓多層處理。

          報導進一步指出,除了 N7P 的新制程技術,臺積電下一個有顯著電晶體密度提升、改進功耗和性能的主要制程節(jié)點,就是 5 納米 N5 制程技術。臺積電為此特提供定名為 的性能增強版本,采用 FEOL 和 MOL 優(yōu)化功能,以便在相同功率下使芯片運行速度提高 7%,或在相同頻率下將功耗降低 15%。



          關鍵詞: 臺積電 N7P N5P

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();