<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 電源與新能源 > 設(shè)計應(yīng)用 > 絕緣體上硅(SOI)驅(qū)動芯片技術(shù)優(yōu)勢及產(chǎn)品系列

          絕緣體上硅(SOI)驅(qū)動芯片技術(shù)優(yōu)勢及產(chǎn)品系列

          作者: 時間:2022-06-16 來源:英飛凌 收藏

          在之前的技術(shù)文章中,介紹了的概覽和PN結(jié)隔離(JI)技術(shù),本文會繼續(xù)介紹的絕緣體上硅(SOI)技術(shù)。

          本文引用地址:http://www.ex-cimer.com/article/202206/435230.htm


          高壓柵極驅(qū)動IC的技術(shù)經(jīng)過長期的發(fā)展,走向了絕緣體上硅(silicon-on-insulator,簡稱SOI),SOI指在硅的絕緣襯底上再形成一層薄的單晶硅,相對于傳統(tǒng)的導(dǎo)電型的硅襯底,它有三層結(jié)構(gòu),第一層是厚的硅襯底層,用于提供機(jī)械支撐,第二層是薄的二氧化硅層,二氧化硅是一種絕緣體,從而形成一層絕緣結(jié)構(gòu),第三層是薄的單晶硅頂層,在這一層進(jìn)行電路的刻蝕,形成驅(qū)動IC的工作層。


          1655198395788342.png

          圖1.絕緣體上硅SOI(左圖)與傳統(tǒng)體硅(Bulk CMOS)(右圖)結(jié)構(gòu)的比較


          SOI在1964年由C.W. Miller和P.H. Robinson提出,經(jīng)過幾十年的發(fā)展,逐漸成熟。采用了SOI的獨特設(shè)計的柵極驅(qū)動IC,從設(shè)計上帶來了諸多優(yōu)勢。其中,最大的優(yōu)勢在于,SOI的二氧化硅的絕緣層,能夠徹底消除體硅(Bulk CMOS)結(jié)構(gòu)中襯底中的寄生PN結(jié),從而消除了閉鎖效應(yīng),提高了耐受負(fù)壓的能力。


          1655198381711174.png

          圖2.傳統(tǒng)體硅(Bulk CMOS)(左圖)與絕緣體上硅SOI(右圖)寄生PN結(jié)的比較


          從柵極驅(qū)動IC的設(shè)計結(jié)構(gòu)上,如圖3所示,可以清楚的看到相關(guān)電路的影響,在體硅(Bulk CMOS)的設(shè)計中,對于高邊電路,襯底連接COM電位,MOS的源極SOURCE連接VS電位,因為襯底與VS之間存在一個寄生二極管,從而在某些工況下,當(dāng)COM的電位高于VS的電位時,寄生二極管會導(dǎo)通,產(chǎn)生無法控制的電流,從而對電路的可靠性產(chǎn)生影響。在絕緣體上硅SOI的驅(qū)動IC中,因為二氧化硅絕緣層的存在,消除了連接COM和VS的寄生二極管,從而極大提升了驅(qū)動IC的可靠性。


          1655198366937741.png

          圖3.傳統(tǒng)體硅(Bulk CMOS)(左圖)與絕緣體上硅SOI(右圖)寄生PN結(jié)對設(shè)計的影響


          驅(qū)動芯片的耐受負(fù)壓(VS的電壓低于COM)的能力,對于電機(jī)驅(qū)動應(yīng)用,或者橋式電路帶感性負(fù)載的應(yīng)用情況,都非常重要。如圖4所示,當(dāng)上管Q2關(guān)閉的時候,負(fù)載電流切換到下管D1,此時電流從負(fù)母線流向負(fù)載??紤]動態(tài)的情況,在D1上的電流逐步建立的過程中,在VS~COM之間,會產(chǎn)生由Ls1和Ld1的感生電壓,以及Q1的二極管的導(dǎo)通電壓,總的電壓等于這三個電壓的疊加,方向上電壓在COM為正,VS為負(fù)。因為這類應(yīng)用中,負(fù)壓現(xiàn)象不可避免,所以驅(qū)動IC耐受這個負(fù)壓的能力越高越好,圖4的右圖可以看出,的SOI驅(qū)動IC,抗負(fù)壓的能力可以達(dá)到-100V/300ns或者-60V/1000ns,這種抗負(fù)壓的能力遠(yuǎn)遠(yuǎn)大于JI設(shè)計的驅(qū)動IC。


          1655198352942080.png

          圖4.橋式電路中負(fù)壓的產(chǎn)生,及英飛凌的SOI驅(qū)動的負(fù)壓耐受工作區(qū)


          另外,SOI的結(jié)構(gòu)中,因為寄生PN結(jié)的消失,器件的寄生效應(yīng)減小,器件的開關(guān)損耗也可極大的降低,并且由于漏電流的減小,靜態(tài)功耗也可以得到降低,從而使得采用SOI設(shè)計的驅(qū)動IC,工作頻率能夠更高,整體損耗更小。圖5對比了300kHz的開關(guān)頻率下,2ED2106(SOI設(shè)計)與IR2106(Bulk CMOS設(shè)計)的溫升對比,可以看到,2ED2106的最高溫度只有66°C,而IR2106的溫度高達(dá)122°C。


          37.jpg

          圖5.絕緣體上硅SOI與傳統(tǒng)體硅(Bulk CMOS)的驅(qū)動IC的溫升比較


          再次,SOI因為存在良好的介質(zhì)隔離,更方便進(jìn)行集成。英飛凌的SOI的驅(qū)動IC集成了自舉二極管,從而能夠節(jié)省掉以前需要外加的高壓自舉二極管,從而節(jié)省系統(tǒng)成本。


          38.png

          圖6.絕緣體上硅SOI集成自舉二極管示意圖


          綜上所述,絕緣體上硅SOI是柵極驅(qū)動器的一次技術(shù)飛躍,具有負(fù)壓耐受能力強(qiáng)、損耗低、集成自舉二極管等一系列的優(yōu)異特性。


          英飛凌已經(jīng)推出了大量的絕緣體上硅SOI的驅(qū)動IC,電壓覆蓋200V至1200V,結(jié)構(gòu)有高低邊驅(qū)動、半橋及三相橋??梢渣c擊文末“閱讀原文”,查詢相關(guān)的型號。


          1655198319357109.png




          關(guān)鍵詞: 英飛凌 驅(qū)動芯片

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();