<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > 想要設(shè)計自己的芯片?Google Silicon計劃幫你圓夢

          想要設(shè)計自己的芯片?Google Silicon計劃幫你圓夢

          作者: 時間:2022-06-20 來源:十輪網(wǎng) 收藏

          Google Hardware Toolchains團(tuán)隊推出的Silicon計劃能夠協(xié)助開發(fā)者與社群通過Open MPW,免費(fèi)將開源IC設(shè)計上傳至平臺并交付生產(chǎn)。

          本文引用地址:http://www.ex-cimer.com/article/202206/435377.htm

          開源軟件與硬件最大的差別之一,就在于“生產(chǎn)”階段,開源軟件的社群大多利用GitHub、GitLab等平臺管理程序代碼,成員只需下載程序代碼并編譯,就能讓程序開始運(yùn)行。

          然而開源硬件的生產(chǎn)就不像軟件那么簡單,所以大多的項目都聚焦于通過3D打印機(jī)制作物品,如果是要生產(chǎn)開源IC或芯片,難度可能會讓許多開發(fā)者打退堂鼓。

          Google Hardware Toolchains團(tuán)隊推出的Silicon計劃將有望改善這個窘境,Google自2020年11月起與Skywater Technologies合作,將SKY130制程的PDK(Process Design Kit,制程設(shè)計套漸)開源,致力為所有開發(fā)者開源芯片的生產(chǎn)方案,并通過開源和可投入生產(chǎn)的PDK改變定制化芯片產(chǎn)業(yè)與學(xué)術(shù)界的生態(tài),讓開發(fā)者可以自由設(shè)計芯片并回避NDA(Non-Disclosure Agreement,保密協(xié)議)與使用限制,研發(fā)人員也能輕松分享研究成果,并通過EDA(Electronic Design Automation,電子設(shè)計自動化)工具維持芯片設(shè)計與芯片廠的制程高度集成。

          這項計劃使用的SKY130制程,屬于130nm的成熟制程節(jié)點(diǎn),在性能、功耗與制造成本之間取得不錯的平衡,并可在設(shè)計中混合搭配模擬模塊(Analog Block)與數(shù)字邏輯(Digital Logic)等組件,并可較先進(jìn)制程提供更具彈性且快速的生產(chǎn)速度,除了低價優(yōu)勢外,也可節(jié)省修正錯誤、設(shè)計優(yōu)化所引發(fā)的時間與財務(wù)成本。

          計劃提供開發(fā)者設(shè)計、制作定制化芯片的平臺。




          畢竟芯片開發(fā)不像軟件開發(fā)那么容易,通過平臺協(xié)助可以大幅降低開發(fā)難度。


          Google也表示,免費(fèi)、開源、社群協(xié)作等方式改變了開發(fā)軟件的流程,并相信這個趨勢也會發(fā)生在定制化加速運(yùn)算單元,所以硬件開發(fā)者應(yīng)該互相幫助,并站在彼此的成果上爬得更高,而不在重新發(fā)明輪子之間相互競爭、白廢時間。

          在Build Custom Silicon with Google網(wǎng)站中,開發(fā)者取得多種不同工具,并依自身程度參閱各種教學(xué)文件。


          該網(wǎng)站提供的工具包含。

          Skywater PDK:對應(yīng)SkyWater Technology Foundry 130nm制程的開源制程設(shè)計組件。

          OpenLane:可以將RTL(Register-Transfer Level,托管器傳輸級)模型轉(zhuǎn)自動換為GDSII文件格式的工具,以完成ASIC(Application Specific Integrated Circuit,特殊應(yīng)用積體電)實(shí)例。

          XLS:HLS(High-level Synthesis,高端綜合)工具鏈。

          Bazel Rules HDL:支持Yosys、Verilator、OpenROAD等開源工具,與Verilog、VHDL、Chisel、nMigen硬件描述語言(Hardware Description Language,HDL)的Bazel自動化工具規(guī)則。

          Verible:集成語法分析(Parser)、Style-Linter、Formatter等功能的SystemVerilog語言開發(fā)工具。

          CFU Playground:為單片機(jī)設(shè)計、支持運(yùn)算程序代碼(Opcode)的TensorFlow Lite加速運(yùn)算框架



          Build Custom Silicon with Google網(wǎng)站提供多種開發(fā)工具。



          開發(fā)者也可以根據(jù)自身程度參閱各種教學(xué)文件。


          Google的合作伙伴Efabless宣布于2022年6月8日接受MPW-6 shuttle開源項目,Google也表示對社群所開創(chuàng)的各種項目保持高度期待。




          關(guān)鍵詞: Google Silicon

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();