燦芯半導(dǎo)體推出xSPI/Hyperbus/Xcella控制器和PHY整體解決方案
一站式定制芯片及IP供應(yīng)商——燦芯半導(dǎo)體日前宣布推出xSPI/HyperbusTM/XcellaTM存儲(chǔ)器(閃存、PSRAM、MRAM 等)的控制器和PHY解決方案,適用于客制化SoC。該解決方案采用了兆易創(chuàng)新、愛(ài)普科技、賽普拉斯(英飛凌)、美光、旺宏電子等memory廠商的存儲(chǔ)器進(jìn)行驗(yàn)證,可以支持客戶在不同領(lǐng)域更快地開(kāi)發(fā)性能更優(yōu)異的產(chǎn)品。
本文引用地址:http://www.ex-cimer.com/article/202208/437023.htm
由JEDEC在2018年7月批準(zhǔn)的eXpanded串行外設(shè)接口(xSPI)JESD251標(biāo)準(zhǔn),定義了一種用于存儲(chǔ)器的高數(shù)據(jù)吞吐量串行接口。它提供高數(shù)據(jù)吞吐量、低引腳數(shù),主要應(yīng)用于計(jì)算、汽車、物聯(lián)網(wǎng)(IOT)、嵌入式系統(tǒng)和移動(dòng)系統(tǒng)的主機(jī)處理和外圍設(shè)備之間。xSPI電氣接口可提供高達(dá)400MT/s 的原始數(shù)據(jù)吞吐量,主要用于非易失性存儲(chǔ)設(shè)備,例如NOR閃存,NAND閃存,大量?jī)?nèi)存供應(yīng)商也將其用于PSRAM(偽SRAM)或MRAM(磁性RAM)。它可以基于每比特的更高數(shù)據(jù)速率或更寬的數(shù)據(jù)位寬擴(kuò)展,來(lái)提高整體數(shù)據(jù)吞吐率,達(dá)到800MT/s。
燦芯半導(dǎo)體現(xiàn)在可以為高級(jí)存儲(chǔ)器以及傳統(tǒng)Octal SPI、QSPI和SPI器件提供xSPI控制器和 PHY的整體解決方案。我們采用自動(dòng)流量控制技術(shù)來(lái)實(shí)現(xiàn)整個(gè)數(shù)據(jù)通路,最大限度地降低了FIFO/SRAM的使用,縮小了面積。此外,我們還采用了另一種創(chuàng)新架構(gòu)的反饋采樣技術(shù),以提高沒(méi)有DS的數(shù)據(jù)速率,在沒(méi)有DS的8D模式下實(shí)現(xiàn)最大400MT/s。
此解決方案具有以下特點(diǎn):
? 支持使用SPI協(xié)議的Flash、PSRAM和MRAM
? 支持單/雙/四/八SDR/DTR (DDR) SPI
? 支持xSPI/HyperbusTM/XcellaTM規(guī)范
? 支持xSPI profile1和profile2 (HyperbusTM)
? 支持XIP (eXecute-In-Place) 快速啟動(dòng)
? 支持AXI突發(fā)型INCR/WRAP和固定(單拍)
? 支持AXI數(shù)據(jù)寬度 32/64/128…位
? 支持AXI字節(jié)選通寬度 4/8/16...位
? 支持AXI最大突發(fā)長(zhǎng)度256
? 支持AXI 超前(outstanding)命令,可配置的超前(outstanding)能力
? 最多支持4個(gè)片選
? 支持3字節(jié)或4字節(jié)地址
? 支持單端或差分時(shí)鐘
? 支持帶/不帶DS,不帶DS也能達(dá)到最高速率400MT/s
? 三個(gè)時(shí)鐘域:APB、AXI、xSPI 時(shí)鐘
? xSPI時(shí)鐘最大頻率200Mhz
? 全數(shù)字PHY、1x時(shí)鐘、小面積、無(wú)需過(guò)采樣
? 最大數(shù)據(jù)速率400MT/s (DDR, DTR) 或200MT/s (SDR)
? 支持通過(guò)APB寄存器接口的任意命令(讀取SFDP、擦除等)
? 可編程讀/寫(xiě)命令代碼
? 支持2x空周期(2倍延長(zhǎng)的空周期)
注:HyperbusTM是賽普拉斯(英飛凌)的商標(biāo),XcellaTM是美光的商標(biāo)。
“工業(yè)物聯(lián)網(wǎng)、汽車和邊緣AI應(yīng)用對(duì)高吞吐量和低引腳數(shù)的需求不斷增加,xSPI存儲(chǔ)器的出現(xiàn)可以滿足這種要求,” 燦芯半導(dǎo)體工程副總裁劉亞?wèn)|表示,“燦芯半導(dǎo)體將DDR技術(shù)擴(kuò)展到xSPI,采用自動(dòng)流量控制和反饋采樣技術(shù)等創(chuàng)新技術(shù)來(lái)達(dá)到小面積和高速率,可以在客制化SoC中提供xSPI內(nèi)存控制器的整體解決方案?!?/p>
評(píng)論