<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > 模擬技術(shù) > 新品快遞 > 瑞薩電子推出全新可編程時(shí)鐘發(fā)生器,打造出將可編程性、功率、抖動(dòng)和尺寸完美結(jié)合的業(yè)界理想產(chǎn)品

          瑞薩電子推出全新可編程時(shí)鐘發(fā)生器,打造出將可編程性、功率、抖動(dòng)和尺寸完美結(jié)合的業(yè)界理想產(chǎn)品

          —— 來(lái)自計(jì)時(shí)技術(shù)領(lǐng)先廠商的全新VersaClock? 7器件使用戶能夠配置頻率、I/O電平和GPIO引腳;同時(shí)采用節(jié)省空間的封裝以減少占板空間
          作者: 時(shí)間:2022-11-29 來(lái)源:電子產(chǎn)品世界 收藏

          2022 11 29 日,中國(guó)北京訊 - 全球半導(dǎo)體解決方案供應(yīng)商電子(TSE6723)今日宣布,推出新款時(shí)鐘發(fā)生器VersaClock? 7。此款具有內(nèi)部集成晶體版本可選的產(chǎn)品家族,適用于高端運(yùn)算系統(tǒng)、有線基礎(chǔ)設(shè)施和數(shù)據(jù)中心設(shè)備中的PCIe?和網(wǎng)絡(luò)應(yīng)用。VersaClock 7擁有無(wú)可比擬的靈活性,使設(shè)計(jì)人員能夠配置不同輸出頻率、設(shè)置輸入/輸出(I/O)電平和定義通用I/OGPIO)引腳功能。在結(jié)合低功耗、高性價(jià)比和小尺寸封裝方面建立了全新標(biāo)準(zhǔn)。

          本文引用地址:http://www.ex-cimer.com/article/202211/441021.htm

          image.png

          電子時(shí)鐘產(chǎn)品部副總裁Zaher Baidas表示:“不同的應(yīng)用和設(shè)備對(duì)計(jì)時(shí)的需求可能存在很大差異,而且經(jīng)常在產(chǎn)品設(shè)計(jì)周期內(nèi)發(fā)生變化。VersaClock 7為我們的用戶帶來(lái)可配置多種參數(shù)的靈活性,同時(shí)為他們的特定性能要求創(chuàng)造了最佳價(jià)值?!?/span>

           

          位于內(nèi)華達(dá)州里諾市的Databeans公司首席分析師Susie Inouye表示:“高集成度和靈活可編程性有助于制造商減少元件數(shù)量,以節(jié)省占板空間和功耗。此外,使用更少的元件可以降低因供應(yīng)鏈中斷等問(wèn)題而對(duì)生產(chǎn)造成的風(fēng)險(xiǎn)?!?/span>

           

          VersaClock 7時(shí)鐘發(fā)生器的關(guān)鍵特性

          ?   具有集成晶體選項(xiàng)的8-/12-差分輸出

          ?   12k-20MHz RMS Jitter低至150fs

          ?   支持1.8V/2.5V/3.3V供電電源

          ?   數(shù)字保持和不同輸入無(wú)中斷切換

          ?   支持SPI/I2C/SMBUS接口

          ?   符合PCIe Gen 1-6標(biāo)準(zhǔn)

          ?   支持同步以太網(wǎng)

          ?   5mm × 5mm、6mm × 6mm QFN封裝,節(jié)省占板空間

          ?   支持多達(dá)27種不同配置的OTP或外部懸掛EEPROM

           

          利用全新IC工具箱(RICBox)實(shí)現(xiàn)輕松配置

          瑞薩提供全新瑞薩IC工具箱(RICBoxWindows應(yīng)用程序用于配置VersaClock 7器件,使用戶能夠在評(píng)估板上完成配置創(chuàng)建和器件編程。RICBox作為一個(gè)新推出的平臺(tái),向客戶提供最前沿的軟件,用于瑞薩產(chǎn)品的評(píng)估??蛻艨梢允褂?/span>Python驅(qū)動(dòng)或Windows GUI來(lái)創(chuàng)建自定義配置,并對(duì)評(píng)估板上的VersaClock 7設(shè)備進(jìn)行編程。

           

          用戶能夠通過(guò)設(shè)定高階參數(shù)來(lái)為器件創(chuàng)建優(yōu)化配置,而無(wú)需相關(guān)的專業(yè)知識(shí)。通過(guò)RICBox與瑞薩的創(chuàng)新云端實(shí)驗(yàn)室平臺(tái)無(wú)縫對(duì)接,用戶可以下載他們所創(chuàng)建的配置并在本地使用RICBox進(jìn)行操作?;蛘?,他們也可以從RICBox開(kāi)始,將其配置上傳至云端實(shí)驗(yàn)室來(lái)分析性能。

           

          成功產(chǎn)品組合

          瑞薩將VersaClock 7時(shí)鐘發(fā)生器與眾多模擬和電源產(chǎn)品相結(jié)合,面向各類應(yīng)用構(gòu)建了全面的解決方案。如“AI加速器卡的電源與計(jì)時(shí)系統(tǒng)”成功產(chǎn)品組合,該解決方案整合了RC21008A可編程VersaClock 7、9QXL2001 PCIe緩沖器,和ISL99390 90A智能功率級(jí)模塊。新款VersaClock 7能夠在瑞薩云端實(shí)驗(yàn)室中使用,供用戶利用相位噪聲分析儀評(píng)估電路板上特定時(shí)鐘配置的相位噪聲性能。其可以在“時(shí)鐘IC和時(shí)鐘計(jì)時(shí)解決方案”類別下獲得。瑞薩“成功產(chǎn)品組合”基于相互兼容且可無(wú)縫協(xié)作的器件,具備經(jīng)技術(shù)驗(yàn)證的系統(tǒng)架構(gòu),帶來(lái)優(yōu)化的低風(fēng)險(xiǎn)設(shè)計(jì),以加快產(chǎn)品上市速度。瑞薩現(xiàn)已基于其產(chǎn)品陣容中的各類產(chǎn)品,推出超過(guò)300款“成功產(chǎn)品組合”,從而加速用戶設(shè)計(jì)進(jìn)程,更快地將產(chǎn)品推向市場(chǎng)。更多信息,請(qǐng)?jiān)L問(wèn):https://www.renesas.com/win。

           

          供貨信息

          所有全新VersaClock 7器件以及用于即時(shí)原型開(kāi)發(fā)的編程板現(xiàn)均可以從瑞薩電子及其分銷(xiāo)合作伙伴處購(gòu)買(mǎi)。



          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();