<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > 博通推出行業(yè)首個 3.5D F2F 封裝平臺,富士通 MONAKA 處理器采用

          博通推出行業(yè)首個 3.5D F2F 封裝平臺,富士通 MONAKA 處理器采用

          作者: 時間:2024-12-06 來源:IT之家 收藏

          12 月 6 日消息,當?shù)貢r間昨日宣布推出行業(yè)首個 封裝技術(shù) 3.5D XDSiP 平臺。3.5D XDSiP 可在單一封裝中集成超過 6000mm2 的硅芯片和多達 12 個 HBM 內(nèi)存堆棧,可滿足大型 AI 芯片對高性能低功耗的需求。

          本文引用地址:http://www.ex-cimer.com/article/202412/465248.htm

          具體來看,的 3.5D XDSiP 在 2.5D 封裝之外還實現(xiàn)了上下兩層芯片頂部金屬層的直接連接(即 3D 混合銅鍵合),同時具有最小的電氣干擾和卓越的機械強度。

          無標題.jpg

          這一“面對面”的連接方式相比傳統(tǒng)“面對背”式芯片垂直堆疊擁有 7 倍的信號密度,最大限度減少了 3D 芯片堆棧中各組件間的延遲,相較平面芯片間 PHY 接口功耗大幅降低九成,實現(xiàn)了更小的中介層和封裝尺寸,從而在節(jié)省成本的同時還改善了大面積封裝的翹曲問題。

          公司高級副總裁兼 ASIC 產(chǎn)品部總經(jīng)理 Frank Ostojic 表示:

          先進的封裝對于下一代 XPU 集群至關(guān)重要,因為我們已經(jīng)達到了摩爾定律的極限。 通過與客戶密切合作,我們在臺積電和 EDA 合作伙伴的技術(shù)和工具基礎上創(chuàng)建了 3.5D XDSiP 平臺。 通過垂直堆疊芯片元件,博通的 3.5D 平臺使芯片設計人員能夠為每個元件搭配合適的制造工藝,同時縮小中介層和封裝尺寸,從而顯著提高性能、效率和成本。

          臺積電業(yè)務開發(fā)、全球業(yè)務資深副總經(jīng)理兼副共同營運長張曉強表示:

          在過去幾年中,臺積電與博通緊密合作,將臺積電最先進的邏輯制程和 3D 芯片堆疊技術(shù)與博通的設計專長相結(jié)合。 我們期待著將這一平臺產(chǎn)品化,以實現(xiàn) AI 創(chuàng)新和未來增長。

          博通表示,其大多數(shù)“消費級 AI 客戶”已采用3.5D XDSiP 平臺技術(shù),正在開發(fā)的 3.5D 產(chǎn)品已達 6 款,將于 2026 年 2 月開始生產(chǎn)出貨。其中已明確將在其 2nm 制程 Arm 服務器 FUJITSU- 使用這一平臺。

          無標題.jpg


          ▲ 博通官網(wǎng)展示的六個 3.5D XDSiP 案例的 FUJITSU- 應該對應 #4



          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();