<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > 電源與新能源 > 新品快遞 > 賽靈思推出ISE WEBPACK 9.1i設(shè)計(jì)套件

          賽靈思推出ISE WEBPACK 9.1i設(shè)計(jì)套件

          ——
          作者: 時(shí)間:2007-01-31 來源: 收藏
          可免費(fèi)下載并同時(shí)支持Windows和Linux平臺(tái)的設(shè)計(jì)套件,能降低平均10%的動(dòng)態(tài)功耗并提供擴(kuò)展的FPGA器件支持

          公司(Xilinx, Inc.) (NASDAQ:XLNX) 日前宣布推出最新版本、可免費(fèi)下載的邏輯設(shè)計(jì)套件——集成軟件環(huán)境 (™) WebPACK™ 9.1i,目前用戶可立即下載使用。這一新版本包含了使用廣泛的  Foundation™ 軟件 9.1i 版的所有特性,并可對(duì)嵌入式、數(shù)字信號(hào)處理 (DSP) 和實(shí)時(shí)調(diào)試設(shè)計(jì)流程進(jìn)行全面支持。特別值得一提的是, WebPACK 9.1i軟件還包括了新的 SmartCompile™技術(shù),因而與此前的版本相比,可將硬件實(shí)現(xiàn)速度提高多達(dá)6倍,與此同時(shí)還可確保設(shè)計(jì)中未變更部分實(shí)施結(jié)果。ISE WebPACK 9.1i軟件還增加了對(duì)Spartan™-3A系列FPGA所有器件以及部分Virtex-4和Virtex-5 FPGA器件的支持。新的功耗優(yōu)化功能還可幫助設(shè)計(jì)人員將動(dòng)態(tài)功耗平均降低10%。

          可支持Windows和Linux平臺(tái)的FPGA業(yè)內(nèi)最完整的設(shè)計(jì)解決方案
          ISE WebPACK 9.1i軟件提供了全面的從前端到后端的FPGA設(shè)計(jì)解決方案。利用這一解決方案,用戶可以立即開始項(xiàng)目的設(shè)計(jì)。通過在可免費(fèi)下載的設(shè)計(jì)環(huán)境中提供的HDL輸入、綜合、物理實(shí)現(xiàn)和驗(yàn)證在內(nèi)的集成工具,ISE 9.1i可幫助用戶快速達(dá)到設(shè)計(jì)目標(biāo)并降低總體項(xiàng)目成本。這一版本還包括了支持Windows 和 Linux平臺(tái)的ISE Simulator Lite(仿真器簡(jiǎn)化版)。免費(fèi)的MXE-III入門版本可從賽靈思公司的網(wǎng)站上下載,這一免費(fèi)HDL驗(yàn)證解決方案為設(shè)計(jì)人員提供了更多選擇。在業(yè)內(nèi)所有的大型PLD供應(yīng)商中,賽靈思公司提供了業(yè)界成本最低、功耗最低,且特性最齊全的從前端到后端Windows和Linux支持的FPGA和CPLD解決方案。 

          提高生產(chǎn)力
          ISE WebPACK 9.1i軟件包含了新的SmartCompile技術(shù),可幫助設(shè)計(jì)人員解決每次做少量修改時(shí)都要對(duì)整個(gè)設(shè)計(jì)進(jìn)行重新實(shí)施的問題。這種再實(shí)施既浪費(fèi)時(shí)間,還面臨與修改沒有直接關(guān)系的部分被破壞的風(fēng)險(xiǎn)。賽靈思 SmartCompile技術(shù)利用以下技術(shù)來解決這些問題:
          •    分區(qū)技術(shù)(Partition):利用粘貼-剪切功能自動(dòng)準(zhǔn)確保持現(xiàn)有布局和布線并縮短再實(shí)施時(shí)間,從而把設(shè)計(jì)周期后期進(jìn)行的少量設(shè)計(jì)更改而帶來的影響降到最小。
          •    SmartGuide™技術(shù):通過采用此前設(shè)計(jì)實(shí)施已完成的結(jié)果,可將少量設(shè)計(jì)修改再實(shí)施所需要的時(shí)間大大縮短。
          •    SmartPreview™技術(shù):用戶可以中止并重新恢復(fù)布局布線過程,并保存中間結(jié)果來評(píng)估設(shè)計(jì)狀態(tài)。通過預(yù)覽實(shí)施過程中生成的信息,如布線狀態(tài)和時(shí)序結(jié)果,用戶不必等待整個(gè)實(shí)施過程結(jié)果就可以做出重要的折衷方案。     
              
          通過一系列用戶界面的增強(qiáng),ISE 9.1i還簡(jiǎn)化了FPGA設(shè)計(jì)人員的操作。這些增強(qiáng)功能包括: 
          –    Tcl命令控制臺(tái)使設(shè)計(jì)人員可輕易地從ISE圖形用戶界面轉(zhuǎn)換到命令行環(huán)境。 
          –    源代碼兼容性功能可識(shí)別重建結(jié)果所必需的文件,并支持導(dǎo)入和輸出,方便源代碼控制。 

          加快時(shí)序收斂速度
          ISE WebPACK 9.1i軟件的新功能基于Fmax技術(shù),旨在為高密度、高性能設(shè)計(jì)提供無與倫比的性能和時(shí)序收斂結(jié)果。ISE WebPACK 9.1i軟件包括集成的時(shí)序收斂流程,該流程集成了增強(qiáng)的物理綜合優(yōu)化算法,可提供質(zhì)量更高的結(jié)果。 

              ISE WebPACK 9.1i 軟件還包括標(biāo)準(zhǔn)ISE 9.1i軟件版本的擴(kuò)展時(shí)序收斂工具環(huán)境,這是一個(gè)虛擬的“時(shí)序收斂工具艙”,支持約束輸入、時(shí)序分析、平面布局規(guī)劃和報(bào)告視圖之間的直觀交叉探查(cross-probing),因此設(shè)計(jì)人員可以更容易地分析時(shí)序問題。集成時(shí)序收斂流程集成了增強(qiáng)的物理綜合工具,改善了綜合和布局時(shí)序間的時(shí)序相關(guān)性,從而可以獲得質(zhì)量更高的結(jié)果。

          優(yōu)化功耗
              賽靈思綜合技術(shù)(XST)和布局布線功能所提供的功耗優(yōu)化功能可使Spartan-3系列FPGA產(chǎn)品的動(dòng)態(tài)功耗平均降低10%。XST提供了功耗敏感的邏輯優(yōu)化,可對(duì)乘法器、加法器和BRAM塊進(jìn)行宏處理。物理實(shí)施算法采用功耗優(yōu)化的布局策略以及器件內(nèi)電容較低的網(wǎng)絡(luò),可以在不犧牲性能的情況下將功耗降到盡可能低。


          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();