<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 新品快遞 > Altera攜手EDA伙伴實(shí)現(xiàn)高級信號完整性技術(shù)

          Altera攜手EDA伙伴實(shí)現(xiàn)高級信號完整性技術(shù)

          ——
          作者: 時(shí)間:2007-02-02 來源: 收藏
            宣布通過其合作伙伴實(shí)現(xiàn)了預(yù)加重和均衡鏈路估算(PELE)技術(shù),幫助設(shè)計(jì)人員在 Stratix® II GX FPGA中估算信號完整性設(shè)置。Mentor Graphics公司是首家在工具流中集成了PELE的合作伙伴。PELE最初只適用于的內(nèi)部信號完整性專家系統(tǒng),與Mentor Graphics® HyperLynx工具結(jié)合后,高速設(shè)計(jì)人員采用該技術(shù)在幾個(gè)小時(shí)內(nèi)便可以完成系統(tǒng)仿真,并預(yù)測系統(tǒng)性能;而采用別的方式在實(shí)驗(yàn)室測試臺(tái)上驗(yàn)證性能則需要花費(fèi)幾個(gè)月的時(shí)間。

            Altera亞太區(qū)市場總監(jiān)梁樂觀先生表示:“在我們合作伙伴設(shè)計(jì)工具中集成PELE,是加速客戶多吉比特收發(fā)器設(shè)計(jì)并幫助其將產(chǎn)品迅速推向市場的關(guān)鍵步驟。Altera致力于提供工具來幫助客戶以最高效的方法開發(fā)下一代系統(tǒng)?!?

            工作原理

            通過完整的Stratix II GX多吉比特收發(fā)器MATLAB模型,PELE技術(shù)利用從用戶串行通道中獨(dú)立提取或者測量到的頻域特征參數(shù)來為每一通道搜索信號完整性最佳設(shè)置。Stratix II GX FPGA集成了工作在6  
          00Mbps至6.375Gbps的20個(gè)低功耗收發(fā)器,這種方法降低了確定其最佳信號完整性設(shè)置時(shí)的估算誤差。

            HyperLynx設(shè)計(jì)工具使客戶能夠從電路板和背板電路中提取高速互聯(lián)的頻域S特征參數(shù),例如Molex公司新的I-Trac背板系統(tǒng)等。將Altera PELE技術(shù)嵌入到Mentor設(shè)計(jì)流程中這種方式可以確保文件的兼容性。PELE直接將HyperLynx或者客戶測量數(shù)據(jù)導(dǎo)入到頻域S參數(shù)文件中,直接配置Mentor的ELDO模擬仿真器,切實(shí)提高了效能,降低了設(shè)計(jì)風(fēng)險(xiǎn)。然后,用戶利用Stratix II GX ELDO模型輸出,在很短的時(shí)間內(nèi)便可以從數(shù)千億比特中預(yù)測誤碼率(BER)以及眼圖張開程度。



          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();