<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于FPGA IP核的線性調(diào)頻信號脈沖壓縮

          基于FPGA IP核的線性調(diào)頻信號脈沖壓縮

          作者: 時間:2011-07-07 來源:網(wǎng)絡(luò) 收藏

          2.1 系統(tǒng)硬件平臺

            該系統(tǒng)硬件平臺主要包括:差分驅(qū)動電路,A/D采集電路、FPGA電路、晶振等電路、電路結(jié)構(gòu)框圖如圖3所示。

            

          基于FPGA IP核的線性調(diào)頻信號脈沖壓縮

            FPGA采用的是Xilinx公司的芯片XQ2V1000,其配置芯片為Xilinx公司的PROM芯片XQ18V04,以主動串行方式對FPGA進行上電配置。差分驅(qū)動電路選用ADI公司的AD8138,A/D、D/A電路分別為ADI公司的14位高速模/數(shù)轉(zhuǎn)換芯片ADS5500和14位高速數(shù)/模轉(zhuǎn)換芯片DAC5675A。硬件電路的設(shè)計注重細(xì)節(jié):I/Q兩通道傳輸線設(shè)計時保證線長相等,使得I/Q時延帶來的相位誤差一致;采用DCI(DigitaUy Controlled Impe-dance)端接技術(shù),在FPGA的每個bank上外接兩個參考電阻來對該bank的每個I/O管腳實現(xiàn)端接,減少外接電阻的數(shù)量,實現(xiàn)阻抗匹配,提高系統(tǒng)的穩(wěn)定性;做好電源濾波,對元器件進行合理布局,布線,對模擬信號和數(shù)字信號進行有效隔離,減小信號間串?dāng)_。

            2.2 軟件設(shè)計流程

            

          基于FPGA IP核的線性調(diào)頻信號脈沖壓縮

            整個處理在時間上是順序的,是典型的數(shù)據(jù)流驅(qū)動的系統(tǒng),即先進行FFT,復(fù)乘然后是IFFT及FIFO輸出,的總時序關(guān)系見圖4。該系統(tǒng)實現(xiàn)1 024點的,算法上采用基于的設(shè)計方法。主要用到了FFT核,乘法器核以及單口Block Memory核,這些的應(yīng)用及脈沖壓縮的具體實現(xiàn)如下所述。

            2.2.1 FFT運算

            對于長度為N的時域序列X(n)的離散傅里葉變換為X(k):

            

          基于FPGA IP核的線性調(diào)頻信號脈沖壓縮

            FFT算法主要是利用旋轉(zhuǎn)因子exp(-j2πnk/N)的周期性和對稱性的特點進行改進的算法,可以有效地減小運算量。Xilinx公司的FFT核利用Cooley-Tukey算法實現(xiàn)FFT/IFFT運算,最高支持216點長度的運算,可以實現(xiàn)流水線型、基4、基2三種結(jié)構(gòu),蝶形運算后可選擇對數(shù)據(jù)順序輸出還是倒序輸出,對進行不同的配置,可以實現(xiàn)資源和運算速度的最優(yōu)化。在此選用基4蝶形運算,對于1 024點數(shù)據(jù),需要5級蝶形運算。

            

          基于FPGA IP核的線性調(diào)頻信號脈沖壓縮

            Xilinx公司的FFT核的參數(shù)通過GUI界面(見圖5)進行設(shè)置,可設(shè)置的參數(shù)包括FFT點數(shù),運算實施方法,輸入數(shù)據(jù)位數(shù)等,設(shè)置完畢后點擊Generate可即時生成代碼。

            硬件描述語言采用VHDL,使用時程序中要對器件初始化并進行定義,F(xiàn)FT核的器件定義語句見圖6。

            

          基于FPGA IP核的線性調(diào)頻信號脈沖壓縮

            2.2.2 匹配濾波系數(shù)產(chǎn)生

            根據(jù)匹配濾波理論,對于一個確定的輸入信號,匹配濾波系數(shù)就是這個輸入信號的頻譜的復(fù)共軛,系數(shù)可以通過Matlab預(yù)先計算出來并以二進制的文件格式進行存儲。此處計算時可以進行加權(quán)處理,在系數(shù)中乘以窗函數(shù)即可。

            通過Xilinx公司的單口Block Memory核,可以把Matlab產(chǎn)生的存儲文件加載進去。當(dāng)程序運行時,根據(jù)使能控制信號,把匹配濾波系數(shù)數(shù)據(jù)(1 024點)依次讀取出來,送入乘法器進行后續(xù)運算。BlockMemory核的參數(shù)設(shè)置通過GUI界面進行,可即使生成代碼。

            2.2.3 乘法運算

            乘法運算部分完成FFT后數(shù)據(jù)與匹配濾波系數(shù)數(shù)據(jù)的復(fù)數(shù)乘法運算。根據(jù)復(fù)數(shù)的乘法規(guī)則。

            (A+aj)(B+bj)=(AB-ab)+(Ab+aB)j

            兩個復(fù)數(shù)的乘法運算實際上包括了4個實數(shù)的乘法運算,因此,此部分的設(shè)計用到了4個乘法器核。Xilinx公司的乘法器核支持補碼運算,可輸入A,B兩路數(shù)據(jù),每路的輸入數(shù)據(jù)長度可達64 b。乘法器核的參數(shù)設(shè)置也是通過GUI界面進行,可即使生成代碼。

            2.2.4 IFFT運算

            IFFT運算的處理單元和FFT的處理單元采用相同的結(jié)構(gòu)來實現(xiàn)。具體的實現(xiàn)方法是,在做IFFT運算前,先交換輸入數(shù)據(jù)的實部和虛部,然后送入FFT處理單元按照FFT結(jié)構(gòu)進行運算,得到運算結(jié)果后,再對其實部和虛部進行交換,然后除以運算點數(shù)1 024,就可以得到IFFT后脈沖壓縮的運算結(jié)果。

            

          脈沖點火器相關(guān)文章:脈沖點火器原理


          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();