<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > ispPAC30在系統(tǒng)可編程模擬器件及其應(yīng)用

          ispPAC30在系統(tǒng)可編程模擬器件及其應(yīng)用

          作者: 時間:2010-08-02 來源:網(wǎng)絡(luò) 收藏

            1 引言

            1992年美國Lattice 公司發(fā)明了在系統(tǒng)可編程技術(shù)(In-System Programmability), 徹底改變了傳統(tǒng)數(shù)字電子系統(tǒng)的設(shè)計和實現(xiàn)方法,開創(chuàng)了數(shù)字系統(tǒng)設(shè)計的里程碑。1999 年Lattice 公司又推出在系統(tǒng)可編程模擬電路(Programmability Programmable Analog Circuits),翻開了模擬電路設(shè)計方法的新篇章,為電子設(shè)計自動化(EDA)技術(shù)的應(yīng)用開拓了更廣闊的前景。 與數(shù)字的在系統(tǒng)可編程大規(guī)模集成電路(ispLSI)一樣,在系統(tǒng) 允許設(shè)計者使用開發(fā)軟件在計算機中設(shè)計、 修改模擬電路,進行電路特性模擬, 最后通過編程電纜將設(shè)計方案下載至芯片中。當時僅推出了 ispPAC10、ispPAC20 兩種器件,隨后于2001年又推出了ispPAC80。2002年年初Lattice 公司又推出了兩種新器件和ispPAC81,極大地豐富了在系統(tǒng)可編程器件的種類。本文僅就 的特點及應(yīng)用作一介紹。

            支持 的開發(fā)軟件為 PAC Designer1.3,對計算機的軟、硬件配置要求為:Windows 95/98/ NT,16MB RAM,10MB硬盤,Pentium CPU。軟件支持原理圖輸入方式,可模擬觀測電路的幅頻和相頻特性。

            2 器件的基本組成

            ispPAC30主要由4個輸入儀表放大器、2個輸出放大器、2個可調(diào)的衰減D/A轉(zhuǎn)換器(MDAC)、I/O布線池、求和布線池、配置存儲器、2.5V參考電壓和自校準等幾部分組成,見圖1。它有24腳 SOIC和28腳PDIP兩種封裝形式,有關(guān)引腳說明見表1。

          ispPAC30組成

          有關(guān)引腳說明


          上一頁 1 2 3 下一頁

          關(guān)鍵詞: PFGA ispPAC30 可編程模擬器件

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();