使用用CPLD和Flash實現(xiàn)FPGA的配置
1 FPGA下載配置模式
FPGA配置文件的下載模式有五種:主串模式(masterserial)、從串模式(slave serial)、主并模式(master selectMAP)、從并模式(slave selectMAP)及JTAG模式。其中,JTAG模式在開發(fā)調(diào)試階段使用。為了便于開發(fā)設(shè)計階段的調(diào)試,本核心路由器設(shè)計將JTAG口直接做在信號處理板上。
主、從模式的最大區(qū)別在于:主模式的下載同步時鐘(CCLK)由FPGA提供;從模式的下載同步時鐘(CCLK)由外部時鐘源或者外部控制信號提供。主模式對下載時序的要求比從模式嚴格得多。因此從處理機易于控制下載過程的角度考慮,選擇使用從串模式或從并模式較為合適。本設(shè)計采用從串模式進行FPGA配置。從串模式引腳說明如表l所示。
從串配置時序圖如圖l所示。TPROGRAM是配置邏輯的復位時間,對xilinx VIRTEXE和VIRTEX2系列,最小應(yīng)大于300ns。TPL為復位延遲時問,表明配置邏輯復位的延續(xù)。對VIRTEXE系列來說,當復位信號PROG變?yōu)楦唠娖綍r,INIT立即變?yōu)楦唠娖?,配置邏輯就可以接收配置?shù)據(jù)流;而對于VIRTEX2系列,TPL最小有500ns的延遲。TICCK為配置時鐘CCLK的輸出延遲。
當PROG有效(對配置邏輯進行復位)時,F(xiàn)PGA將置低INIT和DONE;PROG變?yōu)楦唠娖綍r,INIT將延遲一段時間用于表明復位狀態(tài)的延續(xù),繼續(xù)置低INIT可以延遲配置的進行。當FPGA正在接收配置數(shù)據(jù)時,INIT變低,表明CRC校驗錯。當配置完所有的數(shù)據(jù)時,若配置正確,DONE將會變高。此后FPGA開始啟動序列,繼續(xù)置低DONE可以延遲啟動的進行。
評論