<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > DDR3存儲器接口控制器IP加速數(shù)據(jù)處理應用

          DDR3存儲器接口控制器IP加速數(shù)據(jù)處理應用

          作者: 時間:2010-07-22 來源:網(wǎng)絡 收藏

            設計和驗證流程

            存儲器控制器必須易于配置、生成并應用到一個目標設計中。使用圖形化用戶界面(GUI)來配置各種控制器參數(shù)是一種簡便的方法,為目標系統(tǒng)快速創(chuàng)建正確的控制器。所有的參數(shù)都需要確定,如:存儲器寬度、深度、速度和延遲。每一類配置參數(shù)都有其獨立的選項卡,有助于將設計任務分為一個個可管理的“任務塊”。一旦參數(shù)選定,生成代碼(用VHDL或Verilog)和生成相應的測試基準應當是比較容易的。

            例如,萊迪思IPexpress工具只需三個步驟,如圖3所示,在ispLEVER設計軟件中創(chuàng)建ECP3 存儲器控制器

            1)從萊迪思網(wǎng)站下載IPexpress工具并將導入。

            2)IP核參數(shù)可通過每個配置組對應的選項卡進行選擇,配置組有:類型、設置、時序、引腳和設計工具。

            3)基于Verilog或VHDL的IP核和測試基準一起生成,包括頂層、監(jiān)視器、指令生成器、用于Aldec或ModelSim的配置和腳本文件。

          下載

            圖3:下載、配置和生成IP核設計流程

            小結

            在應用的設計中,如本文中視頻處理的例子,當存儲器具有足夠的帶寬時,可以充分利用的并行處理能力的優(yōu)勢。DDR3存儲器具有靈活、易于使用的存儲器控制器,如:萊迪思ECP3 DDR3存儲器控制器IP核,加上正確使用突發(fā)模式訪問、數(shù)據(jù)緩沖器分配和存儲器交叉存取可以大大加快速度。此外,一個經(jīng)驗證的IP核與可靠的設計和驗證環(huán)境也加速了這些應用的上市。

          路由器相關文章:路由器工作原理


          路由器相關文章:路由器工作原理


          存儲器相關文章:存儲器原理



          上一頁 1 2 3 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();