<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于FPGA的高速A/D轉(zhuǎn)換芯片ADC08D1000應(yīng)用

          基于FPGA的高速A/D轉(zhuǎn)換芯片ADC08D1000應(yīng)用

          作者: 時間:2010-04-20 來源:網(wǎng)絡(luò) 收藏

            2 的功能描述

            2.1 自校準

            自校準在上電后運行,也可以由用戶引發(fā)。在量程轉(zhuǎn)換或溫度有較大變化時需要運行自校準,建議在上電20 s后進行。在休眠模式時,不能進行自校準。

            正常操作下,上電或用戶觸發(fā)都能引發(fā)自校準。用戶觸發(fā)時,使CAL為至少10個周期的低電平加上至少10個周期高電平,自校準的運行時間大概為140 000個時鐘周期,注意在上電時保持CAL為高可以阻止自校準的發(fā)生。自校準運行時,CALRUN為高。自校準時,CALDLY不能懸空。

            2.2 采樣

            數(shù)據(jù)在CLK+的下降沿被采得,13個周期后在DI/DQ得到,14個周期后在DId/DQd得到,還要加上一個小的延時,只要CLK給出,就開始采樣。

            2.3 控制模式

            一些基本的控制都能通過普通模式來設(shè)置,比如自校準、休眠模式和量程設(shè)置等。ADC08D500還提供擴展控制模式,借助串行接口來配置芯片內(nèi)部的寄存器,擴展控制模式不能動態(tài)地選擇。使用擴展模式時,引腳控制被忽略??刂颇J酵ㄟ^14腳(ECE)來選擇。

            2.4 時鐘

            CLK必須為交流耦合的差分時鐘。DCLK用來送給外部器件來鎖存數(shù)據(jù),可以選擇采樣方式(SDS/DES)和數(shù)據(jù)輸出方式(SDR/DDR)。

            (1)DES雙邊沿采樣。雙邊沿采樣時,用雙通道對同一個輸入信號采樣,一個在上升沿采樣,另一個在下降沿采樣,因此相當于兩倍的采樣率。在這種模式下,輸出的并行4 B數(shù)據(jù),按時間先后順序為DQd,DId,DQ,DI。普通控制模式時,只能對I路進行雙邊沿采樣,擴展控制模式時,可以選擇I路或Q路。

            (2)輸出邊沿設(shè)置。在SDR模式下,通過設(shè)置OutEdge(Pin14)來選擇輸出數(shù)據(jù)在上升沿還是下降沿鎖存,高電平為上升沿,低電平為下降沿。

            (3)DDR??梢酝ㄟ^對4腳進行設(shè)置來選擇輸出方式,高電平為SDR上邊沿鎖存,低電平為SDR下邊沿鎖存,懸空為DDR。SDR時DCLK頻率與數(shù)據(jù)輸出率一致,DDR時DCLK頻率為數(shù)據(jù)輸出率的一半。

            3 的控制

            3.1 普通控制

            普通控制方式主要是對對應(yīng)管腳的電平設(shè)置,主要有CAL,CALDLY,F(xiàn)SR,OUTEDGE,OUTV,PD和PDQ等方式。以雙邊沿采樣、650 mV(峰峰值)、低邊沿SDR非低功耗模式為例,用VHDL語言對其進行配置。為了保證采樣精度,考慮到實際應(yīng)用中的發(fā)熱及環(huán)境變化等因素,采用初始化延時的方法,利用芯片本身的自校準功能予以解決,普通模式下的程序如下:

            3.2 擴展控制

            3.2.1 控制字格式

            當FSR/ECE腳連接到1/2 VA或者懸空時,進入擴展控制模式。擴展控制接口包括3個管腳:SCLK,SDATA,SCS,用來配置8個只寫寄存器。

            SCS:當寫一個寄存器時,此腳應(yīng)置低。

            SCLK:最大為100 MHz,在上升沿寫數(shù)據(jù)。

            SDATA:寫每個寄存器需要32位數(shù)據(jù),包括頭、地址和寄存器值。從最高位開始移入,格式為000000000001(頭12位)+4位地址+16位數(shù)據(jù)。地址和值的含義請見寄存器描述部分。寫各寄存器時不用間斷,可以在第33個脈沖時繼續(xù)寫下一個寄存器。



          關(guān)鍵詞: FPGA A/D轉(zhuǎn)換 ADC08D1000

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();