MAX121與TMS320VC5402在高速數據采集中的接口設計
圖 6
MAX121的FSTRT輸出驅動TMS320VC5402的BFSR0輸入,以對數據分幀。FSTRT輸出的下降沿指示MSB已準備好,可被鎖存。在下一個時鐘下降沿,MSB被鎖存在TMS320VC5402。使用這種,配置TMS320VC5402可接收16位,于是14位數據被時鐘同步移入DSP,同時跟隨兩位尾隨的0。
結論
該設計部論的硬件部分和軟件部分都已經得到實驗驗證,并將其應用到研發(fā)之中,與同類A/D比較,而且有著較高的分辨率,實用性很強,與DSP等有簡易的接口,應用方便。
評論