嵌入式系統(tǒng)架構(gòu)(四):RISC家族之MIPS處理器
MIPS是美國歷史悠久的RISC處理器體系,其架構(gòu)的設(shè)計,也如美國人的性格一般,相當(dāng)?shù)拇髿馇依硐牖?a class="contentlabel" href="http://www.ex-cimer.com/news/listbylabel/label/MIPS">MIPS架構(gòu)起源,可追溯到1980年代,斯坦福大學(xué)和伯克利大學(xué)同時開始RISC架構(gòu)處理器的研究。
本文引用地址:http://www.ex-cimer.com/article/262701.htmMIPS公司成立于1984年,隨后在 1986年推出第一款R2000處理器,在1992年時被SGI所并購,但隨著MIPS架構(gòu)在桌面市場的失守,后來在1998年脫離了SGI,成為MIPS技術(shù)公司,并且在1999年重新制定 公司策略,將市場目標(biāo)導(dǎo)向嵌入式系統(tǒng),并且統(tǒng)一旗下處理器架構(gòu),區(qū)分為32-bit以及64-bit兩大家族,以技術(shù)授權(quán)成為主要營利模式。
MIPS除了在手機中應(yīng)用得比例極小外,其在一般數(shù)字消費性、網(wǎng)絡(luò)語音、個人娛樂、通訊、與商務(wù)應(yīng)用市場有著相當(dāng)不錯的成績,不過近年來因為其它IP授權(quán)公司的興起,其占有比率稍有衰退。MIPS應(yīng)用最為廣泛的應(yīng)屬家庭視聽電器(包含機頂盒)、網(wǎng)通產(chǎn)品以及汽車電子方面。
對于MIPS,其核心技術(shù)強調(diào)的是多執(zhí)行緒處理能力(Multiple issue,國內(nèi)也通常稱作多發(fā)射核技術(shù),以下以此稱謂)。一般來說,多核心與多發(fā)射是兩個并不是互斥的體系,可以彼此結(jié)合,然而在嵌入式領(lǐng)域,ARM與MIPS這兩大處理器IP廠商對這兩個架構(gòu)的態(tài)度不同,造成這兩個架構(gòu)在嵌入式市場上對抗的結(jié)果。
MIPS的多發(fā)射體系為MIPS34K系列,此為32位架構(gòu)處理器,從架構(gòu)上來看,其實多發(fā)射核技術(shù)只是為了盡量避免處理單元閑置浪費而為的折衷手段,就是將處理器中的閑置處理單元,分割出來虛擬為另一個核心,以提高處理單元的利用率。在技術(shù)上,為了實現(xiàn)硬件多重處理,多核心與多發(fā)射兩者對于軟件最佳化的復(fù)雜度方面同樣都比單核心架構(gòu)來得復(fù)雜許多。
34K核心能執(zhí)行現(xiàn)有的對稱式二路SMP操作系統(tǒng)(OSes)與應(yīng)用軟件,通過操作系統(tǒng)的主動管理,現(xiàn)有的應(yīng)用軟件也能善用多發(fā)射處理能力。它亦能應(yīng)用在多個執(zhí)行線程各自有不同角色的(AMP或非對稱式多重處理)環(huán)境下。此外,34K核心能設(shè)定一或兩個虛擬處理組件(VPE)以及多至5個線程內(nèi)容(Thread Content),提供相當(dāng)高的設(shè)計彈性。MIPS的多發(fā)射在任務(wù)切換時,有多余的硬件緩存器可以記錄執(zhí)行狀態(tài),避免切換任務(wù)時,因為必須重新加載指令,或者是重新執(zhí)行某部分的工作,造成整個執(zhí)行線程的延遲。不過即便能夠達到同時執(zhí)行多個任務(wù)的能力,多發(fā)射處理器本質(zhì)上仍然是單核心處理器,在單一執(zhí)行緒面臨高負載時,其它執(zhí)行緒的處理時間就有可能會被壓縮,甚至被暫停。而不同執(zhí)行緒在執(zhí)行的過程中,諸如內(nèi)存鎖定、解鎖以及同步等處理過程在多發(fā)射體系上也會發(fā)生,因此在極端情況下,多發(fā)射的性能是明顯比不上原生多核心架構(gòu)的(以兩個執(zhí)行緒對兩個核心的比較而言)。
不過多發(fā)射體系的優(yōu)點在于硬件效率高,理論上功耗也能有效降低。部分IC設(shè)計公司也推出了基于MIPS架構(gòu)的平行架構(gòu)多核心,形成兼具多核與多發(fā)射的應(yīng)用架構(gòu),相信在未來這種體系將會納入MIPS的原生架構(gòu)當(dāng)中,以應(yīng)付更復(fù)雜的應(yīng)用。
評論