Altera與MathWorks為Altera SoC提供基于模型設(shè)計的統(tǒng)一工作流程
Altera公司今天宣布,使用MathWorks的業(yè)界標準工作流程,為其基于ARM的SoC提供新支持。MathWorks 2014b版包括了適用于Altera SoC的自動、高度集成、基于模型設(shè)計的設(shè)計工作流程。設(shè)計人員使用這一流程可以在高級編程環(huán)境中加速Altera SoC中的算法設(shè)計,節(jié)省了數(shù)星期的開發(fā)時間。
本文引用地址:http://www.ex-cimer.com/article/265272.htmMathWorks信號處理應(yīng)用資深策略師Ken Karnofsky說:“今天的發(fā)布極大的拓展了我們與Altera的合作,使我們的客戶能夠迅速方便的采用Altera SoC帶來的性能和系統(tǒng)級優(yōu)勢。工程師現(xiàn)在擁有了非常自動化的SoC工作流程,在MATLAB和Simulink中對算法建模,采用系統(tǒng)測試臺進行仿真,劃分硬件和軟件子系統(tǒng),生成C和HDL代碼,通過Altera設(shè)計工具和開發(fā)套件進行原型開發(fā)。”
利用高度集成的硬件和軟件工作流程,編程人員面向集成在Altera SoC FPGA中的FPGA和ARM處理器進行算法仿真、原型開發(fā)、驗證和實現(xiàn)。設(shè)計流程自動生成FPGA、處理器系統(tǒng)和軟件驅(qū)動之間的接口。MathWorks在兩款代碼生成產(chǎn)品中支持Altera SoC ——HDL Coder™和嵌入式Coder®工具。在單一開發(fā)環(huán)境下,工程師使用HDL編碼器產(chǎn)生定制IP內(nèi)核,配置SoC的可編程邏輯部分,而嵌入式編碼器用于生成運行在基于ARM硬核處理器系統(tǒng)上的C/C++代碼。
在面向Altera SoC的基于模型設(shè)計的環(huán)境下,設(shè)計人員可以繼續(xù)使用熟悉的設(shè)計環(huán)境來加速設(shè)計過程,但不需要成為經(jīng)驗豐富的硬件工程師。設(shè)計人員采用Altera SoC能夠加速器件中FPGA部分的算法,而同時在ARM處理器中運行設(shè)計的其他部分。2014b版包括對Altera低成本Cyclone® V SoC的自動支持,支持Cyclone V SoC開發(fā)板自動編程。
Altera嵌入式軟件市場總監(jiān)Joerg Bertholdt評論說:“我們非常高興MathWorks能夠為我們的SoC提供這一新款設(shè)計支持。我們SoC有牢固的基礎(chǔ),基于優(yōu)異的體系結(jié)構(gòu)、業(yè)界標準開發(fā)工具和眾多的操作系統(tǒng)支持。MathWorks提供的基于模型設(shè)計的流程加入到我們的SoC生態(tài)系統(tǒng)中,方便了設(shè)計人員的使用,使他們受益于這類器件帶來的高性能和低功耗。”
c++相關(guān)文章:c++教程
評論