<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > FIR濾波器設(shè)計(jì)方案匯總,包括FPGA、DSP、MATLAB等架構(gòu)

          FIR濾波器設(shè)計(jì)方案匯總,包括FPGA、DSP、MATLAB等架構(gòu)

          作者: 時(shí)間:2015-01-06 來(lái)源:網(wǎng)絡(luò) 收藏

            FIR濾波器,有限長(zhǎng)單位沖激響應(yīng)濾波器,又稱為非遞歸型濾波器,是數(shù)字信號(hào)處理系統(tǒng)中最基本的元件,它可以在保證任意幅頻特性的同時(shí)具有嚴(yán)格的線性相頻特性,同時(shí)其單位抽樣響應(yīng)是有限長(zhǎng)的,因而濾波器是穩(wěn)定的系統(tǒng)。因此,F(xiàn)IR濾波器在通信、圖像處理、模式識(shí)別等領(lǐng)域都有著廣泛的應(yīng)用。本文著重介紹基于不同結(jié)構(gòu)的FIR濾波器的設(shè)計(jì)方案,供大家參考。

          本文引用地址:http://www.ex-cimer.com/article/267760.htm

            基于FPGA 的FIR 數(shù)字濾波器設(shè)計(jì)方案

            基于FPGA分布式算法的低通FIR濾波器的設(shè)計(jì)與實(shí)現(xiàn)

            二維FIR濾波器的FPGA實(shí)現(xiàn)

            基于XC2V1000型FPGA的FIR抽取濾波器的設(shè)計(jì)

            基于FPGA的FIR數(shù)字濾波器設(shè)計(jì)與仿真

            基于FPGA的FIR濾波器的誤差分析

            FPGA既具有門(mén)陣列的高邏輯密度和高可靠性,又具有可編程邏輯器件的用戶可編程特性,可以減少系統(tǒng)設(shè)計(jì)和維護(hù)的風(fēng)險(xiǎn),降低產(chǎn)品成本,縮短設(shè)計(jì)周期。FIR數(shù)字濾波器在數(shù)字信號(hào)處理的過(guò)程中有很好的線性相位和穩(wěn)定性,被廣泛應(yīng)用于音頻處理、語(yǔ)音處理、信息系統(tǒng)等各種系統(tǒng)中。隨著現(xiàn)代電子技術(shù)及術(shù)的發(fā)展,特別是可編程邏輯電路的發(fā)展,F(xiàn)IR數(shù)字濾波器的實(shí)現(xiàn)將變得更具有靈活性和實(shí)時(shí)性。

            基于IP核的FIR低通濾波器的設(shè)計(jì)與實(shí)現(xiàn)

            FIR 濾波器的設(shè)計(jì)與FPGA 高速實(shí)現(xiàn)一直是信號(hào)處理領(lǐng)域研究的熱點(diǎn),本文利用FIR 有限沖擊響應(yīng)濾波器IP 核,設(shè)計(jì)了截止頻率為500Hz 的FIR 低通濾波器,在 中建立了仿真模型并進(jìn)行了仿真。最終在EP2C35F672C8 型號(hào)FPGA 上得到了最高響應(yīng)頻率為151.88MHz 的高速FIR 低通濾波器。設(shè)計(jì)效率和濾波器性能得到了極大的提高。

            基于VerilogHDL的FIR數(shù)字濾波器設(shè)計(jì)與仿真

            利用Verilog HDL 設(shè)計(jì)數(shù)字濾波器的最大優(yōu)點(diǎn)就是可使設(shè)計(jì)更加靈活。比較硬件電路圖設(shè)計(jì), Verilog HDL 語(yǔ)言設(shè)計(jì)的參數(shù)可以很容易在Verilog 程序中更改, 通過(guò)綜合工具的簡(jiǎn)化和綜合即可以得到電路圖, 其效率要高出利用卡諾圖進(jìn)行人工設(shè)計(jì)許多。而且編譯過(guò)程也非常簡(jiǎn)單高效。優(yōu)秀編碼風(fēng)格能夠在綜合過(guò)程中節(jié)省芯片使用的單元, 從而降低設(shè)計(jì)成本。

            Matlab輔助DSP設(shè)計(jì)FIR數(shù)字濾波器

            本文只是利用Matlab輔助DSP實(shí)現(xiàn)了一個(gè)簡(jiǎn)單的FIR低通濾波器,并在TMS320C6713 DSK上成功運(yùn)行。還可以利用Matlab輔助DSP來(lái)實(shí)現(xiàn)比較復(fù)雜的諸如語(yǔ)音處理、通信、圖像處理等方面的程序開(kāi)發(fā),可以大大縮短DSP 應(yīng)用程序的開(kāi)發(fā)時(shí)間,提高設(shè)計(jì)效率,這也是以后DSP設(shè)計(jì)的一個(gè)趨勢(shì)。

            用DSP實(shí)現(xiàn)FIR數(shù)字濾波器

            FIR濾波器具有幅度特性可隨意設(shè)計(jì)、線性相位特性可嚴(yán)格精確保證等優(yōu)點(diǎn),因此在要求相位線性信道的現(xiàn)代電子系統(tǒng),如圖像處理、數(shù)據(jù)傳輸?shù)炔ㄐ蝹鬟f系統(tǒng)中,具有很大吸引力。本文簡(jiǎn)單介紹了其線性相位條件和設(shè)計(jì)方法,并且提供了一種用DSP實(shí)現(xiàn)的方法。

            用頻率采樣法設(shè)計(jì)FIR濾波器

            本文主要探討用頻率采樣法設(shè)計(jì)FIR數(shù)字濾波器的相關(guān)問(wèn)題,主要包括設(shè)計(jì)原理、性能分析、線性相位條件及設(shè)計(jì)中應(yīng)注意的問(wèn)題等幾個(gè)方面。

            基于SoPC的FIR濾波器設(shè)計(jì)與實(shí)現(xiàn)

            本文基于SoPC數(shù)字濾波器的設(shè)計(jì)與實(shí)現(xiàn),不僅利用Matlab中的與Alterl DSP Builder工具確定FIR濾波器系數(shù),不用編程,只需簡(jiǎn)單的設(shè)置,而且通過(guò)層次化設(shè)計(jì)方法,同時(shí)使FPGA與單片機(jī)相結(jié)合,采用C51及語(yǔ)言模塊化設(shè)計(jì)思想進(jìn)行優(yōu)化編程。

          濾波器相關(guān)文章:濾波器原理


          fpga相關(guān)文章:fpga是什么


          濾波器相關(guān)文章:濾波器原理


          低通濾波器相關(guān)文章:低通濾波器原理


          電源濾波器相關(guān)文章:電源濾波器原理


          數(shù)字濾波器相關(guān)文章:數(shù)字濾波器原理


          關(guān)鍵詞: Simulink VHDL EDA技

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();