<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > 噪聲頻譜密度——一項“新”的ADC指標(biāo)

          噪聲頻譜密度——一項“新”的ADC指標(biāo)

          作者:IanBeavers 時間:2015-02-11 來源:電子產(chǎn)品世界 收藏
          編者按:  摘要:很長時間以來人們一直在使用NSD定義轉(zhuǎn)換器的噪聲,但對于許多系統(tǒng)設(shè)計人員而言,以它作為新型高速ADC的主要技術(shù)規(guī)格可能還是比較陌生的。 對于一些在選擇高速ADC時專注于其他技術(shù)規(guī)格的工程師來說,NSD也可能是一個完全陌生的概念。   在過去數(shù)十年里,雖然過程很緩慢,但是至關(guān)重要的高速模數(shù)轉(zhuǎn)換器(ADC)性能指標(biāo)已經(jīng)發(fā)生了變化。 其主要原因是信號采集系統(tǒng)的帶寬要求一直在不斷增長且永無止境,另外ADC性能的衡量方式也發(fā)生了變化。   上世紀(jì)80年代,ADC性能好壞的判斷主要依據(jù)于其直流規(guī)格,例如

            的處理增益對密度和有何影響?

          本文引用地址:http://www.ex-cimer.com/article/269819.htm

            在一些應(yīng)用中,主要目標(biāo)信號僅位于很小的帶寬(BW)內(nèi),比奈奎斯特帶寬小很多。 這時,可使用數(shù)字濾波器來濾除較小帶寬之外的。 此過程實(shí)現(xiàn)方式為,在從奈奎斯特速率輸出數(shù)據(jù)前,使用數(shù)字下變頻級來抽取、調(diào)諧和過濾數(shù)據(jù)。 這時,我們的計算必須包含此濾波過程的校正系數(shù),該系數(shù)就是過濾的“處理增益”(圖5)。

            理想(含處理增益)= 6.02*N + 1.76 dB + 10log10(Fs/(2*BW))

            假設(shè)我們使用的是采樣頻率為100 MSPS的奈奎斯特速率,但是,我們的系統(tǒng)應(yīng)用不需要觀察轉(zhuǎn)換器的整個50 MHz奈奎斯特帶寬。 相反,我們僅希望觀察奈奎斯特帶寬中較小的八分之一部分,即20 MHz和26.25 MHz之間的6.25 MHz帶寬部分。 如果我們實(shí)施數(shù)字濾波算法并將濾波器調(diào)諧到此目標(biāo)帶寬,可以計算得到因過采樣而產(chǎn)生的+9 dB處理增益:

            處理增益 = 10log10(Fs/(2*BW)) = 10log10(100*106/(2*6.25*106)) = 10log10(8) = 9 dB

            帶寬每減少2次冪,因過濾噪聲而產(chǎn)生的處理增益就會增加+3 dB。 這可從上例中看出,帶寬減少(1⁄2)3會產(chǎn)生3 x 3 dB的處理增益。

            還有哪些配套元件可影響系統(tǒng)中ADC的性能?

            許多外部因素都可導(dǎo)致高速ADC的最佳性能下降。 這會造成SNR下降而有效噪聲密度升高。 任何影響ADC的SNRFS或采樣速率的補(bǔ)充元件都有可能影響系統(tǒng)中ADC的。 讓我們來重點(diǎn)看看時鐘抖動,這是造成ADC在高采樣頻率時SNR性能下降的常見元兇之一。

            高速、高分辨率ADC對時鐘輸入信號的質(zhì)量非常敏感。 要在高速ADC中實(shí)現(xiàn)出色的SNR性能,必須根據(jù)應(yīng)用的輸入頻率要求,仔細(xì)考慮均方根(RMS)時鐘抖動。 即便是在性能最高的ADC中,RMS時鐘抖動也可能限制SNR,在較高輸入頻率時問題更為嚴(yán)重。 雖然這不會改變ADC的潛在能力,但在具有高抖動時鐘的系統(tǒng)中會限制其實(shí)際SNR性能。

            使用相同的RMS時鐘抖動時,ADC的模擬輸入頻率每翻三倍,最佳的SNR性能便會下降10 dB。 在給定的輸入頻率(fA)下,僅由孔徑抖動(tJ)造成的信噪比(SNR)下降計算公式如下:

            SNR = 20 × log10[1/(2 × π × fA × tJ)]

            如圖6所示, 隨著輸入頻率增加,需要較低的RMS時鐘抖動,才能實(shí)現(xiàn)較低輸入頻率下同樣的SNR限制。 例如,200飛秒(fs)的RMS時鐘抖動會將ADC的SNR性能限制為低于70 dB(250 MHz下)。 但是,1 GHz的輸入信號需要50飛秒或更好的RMS時鐘抖動,才能實(shí)現(xiàn)同樣的70 dB SNR性能。

            ADC的噪聲頻譜密度可簡單定義為ADC的滿量程信號功率減去噪聲功率,然后分布在1 Hz帶寬單位增量上。 采樣深度變化并不影響ADC的噪聲頻譜密度。 它只會將噪聲分布在不同的單位頻率帶寬上。

            噪聲形狀可能會有所不同,具體取決于ADC架構(gòu)以及是否使用數(shù)字濾波器來濾除帶外噪聲。 對于帶寬遠(yuǎn)大于系統(tǒng)要求的奈奎斯特速率ADC,處理增益可提高目標(biāo)帶寬內(nèi)的動態(tài)范圍。

          模數(shù)轉(zhuǎn)換器相關(guān)文章:模數(shù)轉(zhuǎn)換器工作原理



          上一頁 1 2 3 下一頁

          關(guān)鍵詞: SNR ADC NSD 噪聲 FFT 201503

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();