<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 新品快遞 > Xilinx發(fā)布ISE 6.3i設計套件

          Xilinx發(fā)布ISE 6.3i設計套件

          作者: 時間:2004-09-21 來源: 收藏

            可編程邏輯領域全球領導廠商賽靈思公司(Xilinx, Inc)今天宣布從即日起在全球正式推出針對XilinxÒ Virtex-4Ô系列平臺FPGA而優(yōu)化的集成軟件環(huán)境(ISE)6.3i版。新版ISE 6.3i解決方案可充分發(fā)揮Virtex-4架構的優(yōu)點,支持高達20萬邏輯單元和500 MHz的性能。與前一代相比,ISE 6.3i可支持的器件密度翻了一翻,性能價格比則是原來的10倍。ISE 6.3i和Virtex-4 FPGA相結合,使得多個領域內(nèi)的可編程系統(tǒng)設計更為容易,這些領域包括高性能邏輯、嵌入式處理、高性能數(shù)字信號處理和高速連接應用。

            同時,ISE 6.3i版也進一步擴展了賽靈思公司在主動時序收斂和集成方面的領導地位,而且還降低了大批量FPGA和CPLD應用的總體設計成本。易于使用的創(chuàng)新物理實現(xiàn)選項以及對第三方電子設計自動化工具的支持,使得FPGA構造的性能比最接近的競爭產(chǎn)品還要快40%。ISE 6.3i還是賽靈思公司迄今推出的一個最容易獲得和使用的具備新的支持Linux Red Hat Enterprise 3.0操作系統(tǒng)功能的設計解決方案。
            
            “由于Virtex-4系列具有如此高的性能水平和器件密度,因此采用Virtex-4系列進行設計也需要編譯速度快且集成緊密的設計工具套件。通過推出ISE 6.3i,賽靈思公司再次實現(xiàn)了自己的目標,并且在設計結果質(zhì)量和生產(chǎn)力方面再次為業(yè)界確立了新的標準?!辟愳`思公司可編程邏輯解決方案部執(zhí)行副總裁Rich Sevcik說,“ISE提供的新技術使得設計人員可充分利用我們平臺FPGA架構的潛力,并完全發(fā)揮其相對于缺乏創(chuàng)新性的AS方法的優(yōu)勢?!?/P>

          下一代Virtex-4 FPGA設計

            ISE 6.3i包括了一系列增強功能,旨在提高生產(chǎn)力并支持Virtex-4平臺FPGA所集成的100多項新器件特性。這些新特性在今天同時發(fā)布的另一新聞中有詳細的描述( http://www.xilinx.com/cn/prs_rls/silicon_vir/0493virtex4.htm)。Xilinx公司已從今年2月起向Virtext-4的早期使用計劃客戶提供Virtex-4設計支持。

            ISE結構向導(architecture wizard)可快速配置高性能Virtex-4芯片特性,包括新實現(xiàn)的針對快速準確源同步接口設計的ChipSyncTM向導(ChipSyncTM Wizard),以及支持新的Virtex-4 XtremeDSP設計的XtremeDSPTM邏輯片向導(XtremeDSPTM Slice Wizard)。Rocket IO™向導(Rocket IOTM Wizard)使速率高達11.1 Gbps的串行I/O設計更容易,時鐘向導(Clocking Wizard)功能則支持對所有Virtex-4、Virtex-II Pro™和Spartan-3™系列器件進行高級內(nèi)部FPGA時鐘配置。

            PACE(ISE引腳和區(qū)域約束編輯器)也支持Virtex-4。通過快速易于使用的圖形接口提供了高級引腳管理和邏輯區(qū)塊平面規(guī)劃能力。PACE包括了針對并發(fā)開關輸出(SSO)的關鍵工程規(guī)則檢查功能,可幫助確定潛在的地反彈問題。

            賽靈思綜合工具(XST)除了可支持新的Virtex-4器件特性,還提供了比上一代產(chǎn)品更好的性能和器件利用率。

            PlanAhead™分層平面布局規(guī)劃器件(The PlanAheadTM Hierarchical Floorplanner)(最近賽靈思通過收購Hier Design公司而獲得)為高密度FPGA設計提供了一種新的集成選擇,除了Virtex-II Pro和Spartan-3 FPGA系列之外,還支持新的Virtex-4器件。PlanAhead不僅可解決高密度器件設計挑戰(zhàn)和高性能時序收斂問題,同時還支持設計重利用以及在設計周期的早期和更高抽象層次上的IP優(yōu)化,從而可獲得更好的總體性能并更快地完成設計。

            目前可選的ChipScope Pro™ 6.3i實時硬件調(diào)試器件支持Linux Red Hat Enterprise 3.0,并提供60天的評估版本,同時還包括新的存儲認證,可以更有效率地使用跟蹤調(diào)試存儲器。

            “我們看到在利用了ISE 6設計工具后我們的FPGA設計在不斷得到改善?!盨torageTeck公司的FPGA設計工程師Antonio Borrego評價道?!癐SE 6不僅縮短了我們合成和進行設計所需要的時間,還使得我們可以非常有效地利用內(nèi)部器件的功能,從而允許我們可以便捷地在不同工作組間移植項目?!?/P>

          低成本設計平臺
           

            ISE 6.3i在成本最低的FPGA平臺上繼續(xù)提供了業(yè)界最快的性能。內(nèi)建的“時序驅動映射”功能合并了布局和映射兩個步驟,相比沒有利用這一功能的設計,它可使器件利用率高的設計自動獲得高達30%的更佳性能,從而有可能在不犧牲時序目標的情況下將更多的邏輯適配到更小的器件中。ISE PACE引腳分配和約束編輯器對于Spartan-3設計還提供了本地時鐘支持,從而使片外存儲器接口設計更快更容易,而且設計反復也變得更少。這些新的特性進一步增強了Spartan-3器件作為ASIC替代解決方案的低密度低功耗優(yōu)勢。

            此外,針對不同F(xiàn)PGA和CPLD器件設計對ISE Foundation設計工具功能子集的使用,ISE WebPACK 6.3i解決方案提供了一種快速方便的方法。ISE WebPACK 6.3i是一個完整的開發(fā)環(huán)境,可滿足范圍廣泛的設計需要,從簡單的膠合邏輯,直到生產(chǎn)力和性能無與倫比的中等密度“片上系統(tǒng)”(SOC)FPGA平臺。ISE WebPACK易于下載和安裝,全球用戶超過15萬。

          平臺、價格和供貨情況

            ISE 6.3i支持所有領先的賽靈思產(chǎn)品系列,包括Virtex-4 FPGA系列的三個平臺、Spartan-3系列FPGA以及 CoolRunner-II™ CPLD。所有ISE軟件版本都支持Windows 2000和Windows XP。 ISE Foundation、ISE Alliance和ISE BaseX還支持Linux Red Hat Enterprise 3.0(有限支持Linux Red Hat 8.0 和 9.0)。ISE Foundation和 ISE Alliance 系列同時支持Solaris 2.8和2.9。

            所有ISE 6.3配置現(xiàn)正開始供貨,價格從695美元至2495美元不等。另外,還可從網(wǎng)上(www.xilinx.com/cn/ise/webpack)免費下載ISE WebPACK 6.3i解決方案,該方案非常適合支持Xilinx Spartan-3 FPGA和Cool Runner CPLD產(chǎn)品。

          新客戶可訪問

            www.xilinx.com/cn/ise_eval ,獲得60天免費試用的ISE評估版。



          關鍵詞: eda EDA IC設計

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();