<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > Synopsys DFT MAX助珠海炬力節(jié)省90%測試成本

          Synopsys DFT MAX助珠海炬力節(jié)省90%測試成本

          ——
          作者: 時間:2007-03-08 來源: 收藏

            宣布,集成電路設計有限公司(簡稱)已采用 MAX掃描壓縮自動化解決方案實現(xiàn)其0.13微米系統(tǒng)級芯片(SoC)設計,使設備相關成本降低了90%。 MAX通過片上掃描數(shù)據(jù)壓縮,可顯著減少高質(zhì)量制造所需的時間和測試數(shù)據(jù)量?!?BR> 
            首席技術官李邵川表示:“作為便攜式多媒體播放器(PMP)SoC的領先供應商,我們的產(chǎn)品設計廣泛應用于遍布世界各地的便攜式消費電子產(chǎn)品中。因此,我們的設計團隊需要易于使用而成熟的壓縮解決方案,可以降低我們下一代PMP SoC的測試成本。 MAX可與 Galaxy™設計平臺流程實現(xiàn)緊密集成,使得我們迅速將之應用于百萬門級的設計當中。只需另加500個門,DFT MAX便可實現(xiàn)90%以上的壓縮率。正是基于以上考慮,我們最終決定在未來的SoC設計中采用DFT MAX?!?/P>

            標準的 stuck-at 測試樣本在檢測許多時間敏感性缺陷時不夠有效,因此半導體公司正在采用轉移延遲測試來發(fā)現(xiàn) 0.13 微米及以下工藝的缺陷。隨著設計的復雜程度的增加,利用兩種測試方法使測試一個器件所需的測試圖形的總量劇增。樣本數(shù)量和每個樣本測試數(shù)據(jù)量的膨脹,增加了每個器件所需的測試時間,形成了生產(chǎn)測試瓶頸。DFT MAX可自動執(zhí)行片上壓縮,不僅可顯著降低測試數(shù)據(jù)量和測試應用時間,同時也可將對硅片面積影響降至最低。

            Synopsys設計產(chǎn)品集團(Implementation Group)測試產(chǎn)品部營銷總監(jiān)Graham Etchells 表示:“珠海炬力決定采用DFT MAX以助其實現(xiàn)質(zhì)量和成本目標,是對Synopsys Galaxy 測試解決方案效益的有效認可。像珠海炬力這樣的半導體公司需要的是一個快速降低納米設計測試成本的方法。DFT MAX壓縮解決方案可以在不影響下游物理設計流程的同時,顯著減少測試數(shù)據(jù)量,縮短應用時間和成本?!?/P>

            使用DFT MAX無需測試壓縮技術領域的專業(yè)技能。其僅適用于門唯一的適應性掃描架構是現(xiàn)有解決方案中最面積有效的方案。適應性掃描架構不使用復雜的順序狀態(tài)機進行壓縮/解壓縮,可以分散整個設計的測試邏輯,從而緩解布線擁塞并降低硅片面積成本。DFT MAX產(chǎn)品與Synopsys Galaxy Design Platform可以實現(xiàn)無縫連接,對可預測結果的時間影響微乎其微。



          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();