<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 業(yè)界動(dòng)態(tài) > 硅設(shè)計(jì)鏈廠商通力合作降低90納米芯片總功耗

          硅設(shè)計(jì)鏈廠商通力合作降低90納米芯片總功耗

          作者:eaw 時(shí)間:2005-04-20 來源:eaw 收藏
          (Silicon Design Chain Initiative)的半導(dǎo)體工業(yè)領(lǐng)導(dǎo)廠商宣布,經(jīng)流片驗(yàn)證的低功耗90納米芯片設(shè)計(jì)技術(shù)可使芯片的總功耗降低40%。
          該低功耗設(shè)計(jì)采用了多個(gè)廠商的先進(jìn)技術(shù):ARM1136JF-S™測試芯片,ARM® Artisan®標(biāo)準(zhǔn)設(shè)計(jì)單元庫和存儲(chǔ)單元,Cadence Encounter™設(shè)計(jì)平臺(tái)和TSMC的Reference Flow 5.0。參加硅設(shè)計(jì)鏈協(xié)作組織的公司有:應(yīng)用材料Applied Materials, Inc. (納斯達(dá)克:AMAT) ,ARM [(倫敦證交所: ARM) ; (納斯達(dá)克: ARMHY)], Cadence 設(shè)計(jì)系統(tǒng)公司 (紐約證交所:CDN) (納斯達(dá)克:CDN)和臺(tái)積電(TSMC) (臺(tái)灣證交所: 2330,納斯達(dá)克: TSM)。
          TSMC公司的芯片設(shè)計(jì)服務(wù)營銷部的高級(jí)總監(jiān)Edward Wan指出:“業(yè)界領(lǐng)先廠商首次聯(lián)合起來,成功地對(duì)低功耗技術(shù)進(jìn)行流片驗(yàn)證。這將大大提高90納米工藝技術(shù)的市場占有率。這個(gè)項(xiàng)目展示了領(lǐng)先廠商戰(zhàn)略性合作的巨大力量,也充分展示了各自的技術(shù)產(chǎn)品?!?br/>于主流的芯片設(shè)計(jì)商來說,要想取得高效的低功耗設(shè)計(jì)策略非常困難,因?yàn)檫@需要IP供應(yīng)商、EDA廠商、制造設(shè)備供應(yīng)商和獨(dú)立的芯片代工廠等半導(dǎo)體芯片設(shè)計(jì)鏈的諸多廠商的共同努力。由Applied Materials、ARM、Artisan Components(現(xiàn)為ARM的一個(gè)子公司)、Cadence和TSMC聯(lián)合成立的(Silicon Design Chain Initiative)致力于提供經(jīng)過驗(yàn)證的設(shè)計(jì)流程,以解決業(yè)界最為棘手的納米級(jí)設(shè)計(jì)問題。Silicon Design Chain集結(jié)了各個(gè)公司的專業(yè)優(yōu)勢,將模型、設(shè)計(jì)和分析工具、IP以至硅片產(chǎn)品,可為客戶提供經(jīng)過驗(yàn)證的從設(shè)計(jì)到批量生產(chǎn)的開發(fā)方案。


          評(píng)論


          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();