微電子工藝專有名詞(4)
——
152 RETICLE 光罩 為使IC各個線路在芯片上成形(PATTERN),則必須有規(guī)范露光及遮光區(qū)域(規(guī)范曝光成形)的趙子,此稱為光罩。
153 REWORK/SCRAP/WAIVE 修改 /報(bào)廢/簽過 修改:分ADI修改,AEI修改ADI修改:將光阻去除,重新上新光阻,已定義新的或精確的圖形。AEI修改:將已沉積或氧化的厚厚或薄層去除,重新沉積或氧化。報(bào)廢:芯片受污染或流程不合規(guī)范上之規(guī)定,造成芯片有無良率之可能,則停止流程不繼續(xù)生產(chǎn)謂之。簽過:當(dāng)芯片流程至某步驟時,發(fā)現(xiàn)圖形或規(guī)格不合于規(guī)范內(nèi)之規(guī)定,但其影響不致使芯片達(dá)報(bào)廢之程度,可由工程師簽署,繼續(xù)流程。
154 RUN IN/OUT 擠進(jìn)/擠出 1. 定義:對準(zhǔn)不良的一種;擠進(jìn)(Run in):不管是在水平或垂直方向,芯片中央附近對準(zhǔn)良好,而兩邊圖案向中央擠進(jìn)。擠出(Run out):不管是在水平或垂直方向,芯片中央附近對準(zhǔn)良好, 而兩邊圖案向中央擠出。
155 SCRUBBER 刷洗機(jī) 1. 在沉積或蝕刻制程之后常會有些微塵落在芯片表面,此種P/D可刷洗去除,避免對良率的傷害。2. 依照膜的性質(zhì),及機(jī)臺的特性不同,通常我們有下列5種不同刷洗方式:- 去離子水沖洗- 毛刷刷洗- 高壓水刷洗- 毛刷加高壓水刷洗- 芯片雙面刷洗
156 SAD(SOFTWARE DEFECT ANALYSIS) 缺陷分析軟件 將每片晶圓及芯片上的缺陷送入計(jì)算機(jī)中,利用缺陷分析軟件,將缺陷分類,一便利統(tǒng)計(jì)及分析的工作。目前89%微縮型產(chǎn)品分類如下:SBIT PSG PBTL CLTT OTHTPROW HROW SROW FROW 2ROWNROW OCL1 OCL2 QCL1 QCL2HCL1 HCL2 OTCO WCL1 WCL2YSEL NCOL LCIO BLK1 BLK2BLK3 OTHR APEO RWCL目前HYDRA產(chǎn)品分類如下:SBIT PBCT PBTL CLTT OTHTPRW1 PRW2 PRW3 FROW 2RW12RW2 NRW1 NRW2 OCL1 OCL2QCL1 QCL2 HCL1 HCL2 WCL1WCL2 YSEL NCOL APED RWCLBLK1 BLY2 BLK3 OTHR(以上均為分類時使用之表示名稱)
157 SEM(SCANNING ELECTRON MICROSCOPE) 電子顯微鏡 EM最常用之運(yùn)作方式為發(fā)射電子束方式(EMISSIVE MODE),電子油燈絲放出,而由5~30KV之電壓加速,再經(jīng)過電磁透鏡使電子束聚集照射至試片表面。一般使通過掃描線圈之電流同時通過相對應(yīng)之陰極射線管偏折電子束,而在螢光幕上產(chǎn)生相似而較大之掃描動作,達(dá)到放大之作用。掃描式電子顯微鏡的解像能介于光學(xué)顯微鏡與穿透式電子顯微鏡之間,可用于檢驗(yàn)固體試片,由于視野縱深長,可顯示清晰三度空間像。
158 SELECTIVITY 選擇性 1. 定義:兩種材料,分別以相同的酸液或電漿作蝕刻,其兩種蝕刻率之比值謂之。例如復(fù)晶電漿蝕刻:對復(fù)晶之蝕刻率為2000?/min對氧化層之蝕刻率為200 ?/min則復(fù)晶對氧化層之選擇性:SS=2000?/min/200 ?/min=10選擇性越高表示蝕刻特性越好。一般干事實(shí)刻選擇性較化學(xué)濕蝕刻為差,吾人取較高的選擇性之目的即在于電漿蝕刻專心蝕刻該蝕刻之氧化層,而不會商道上層光阻或下層氧化層,以確保蝕刻之完整性。
159 SILICIDE 硅化物 一般稱為硅化物(Silicide),指耐火金屬(Refratory Metal)之硅化物,如鈦(Ti)、鎢(W)、鉬(Mo)等與元素硅(Si)結(jié)合而成之化合物(TiSi2、Wsi2、MoSi2)。硅化物應(yīng)用在組件之目的,主要為降低金屬與硅接口]、閘極或晶體管串聯(lián)之阻抗,以增加組件之性能。以鈦之硅化物為例。
160 SILICIDE 金屬硅化物 1. 定義:Silicide通常指金屬硅化物,為金屬與硅之化合物。2. 目的:在微電子工業(yè)硅晶集成電路中主要用為2-1導(dǎo)體接觸(Ohmic Contact)2-2單向能阻接觸(Schottky Barrier Contact)2-3低阻閘極(Gate Electrode)2-4組件間通路(Interconnect)在VLSI(超大規(guī)模集成電路)時代中,接面深度及接口接觸面積分別降至次微米及1~2平方毫米,以往廣泛應(yīng)用為金屬接觸的Al,由于嚴(yán)重的川入半導(dǎo)體問題,在VLSI中不再適用。再加上其它技術(shù)及應(yīng)用上的需求,金屬硅化物在集成電路工業(yè)上日亦受到重視。由于集成電路中之金屬硅化物限于近貴重(Pt,Pd、Co、Ni、…)及高溫金屬(Ti、W、Mo、Ta)硅化物。
161 SILICON 硅 硅-SI(全文SILICON)為自然界元素之一種,意即我們所使用的硅芯片組成元素,再元素周期表中排行14,原子量28.09,以結(jié)晶狀態(tài)存在(重復(fù)性單位細(xì)胞組成),每一單位細(xì)胞為由一個硅原子在中心與其它4個等為硅原子所組成之四面體(稱為鉆石結(jié)構(gòu))如圖標(biāo)中心原子以其4個外圍共價(jià)電子與鄰近之原子其原型或其價(jià)件之結(jié)合。硅元素之電子傳導(dǎo)特性介于金屬導(dǎo)體與絕緣體材料之間(故稱為半導(dǎo)體材料),人類可經(jīng)由溫度之變化、能量之激發(fā)及雜質(zhì)參入后改變其傳導(dǎo)特性,再配合了適當(dāng)?shù)闹瞥滩襟E,便產(chǎn)生許多重要的電子組件,運(yùn)用在人類的日常生活中。
162 SILICON NITRIDE 氯化硅 氮化硅是SixNY的學(xué)名。這種材料跟二氧化硅有甚多相似處。氮化硅通常用低壓化學(xué)氣相沉積法或電漿化學(xué)氣相沉積法所生成。前者所得之薄膜品質(zhì)較佳,通常作IC隔離氧化技術(shù)中的阻隔層,而后者品質(zhì)較差,但因其沉積時溫度甚低可以作IC完成主結(jié)構(gòu)后的保護(hù)層。
163 SMS (SEMICODUCTOR MANUFACTURING SYSTEMS) 半導(dǎo)體制造系統(tǒng) 此SMS – 半導(dǎo)體制造系統(tǒng)為德州儀器公司(TI)為輔助半導(dǎo)體的生產(chǎn)制造而發(fā)展出的——計(jì)算機(jī)軟件系統(tǒng),其主要功能包含有:1) 制程變更控制2) 制程數(shù)據(jù)搜集與統(tǒng)計(jì)圖表3) 制程與操作規(guī)格制定4) 機(jī)臺維護(hù)追蹤5) 生產(chǎn)計(jì)劃制定6) 線上統(tǒng)計(jì)報(bào)表7) 在制品操作與追蹤8) 自動化系統(tǒng)接口
164 SOFT WARE, HARD WARE 軟件 ,硬件 1. 定義:大略而言,所謂硬件可泛指像PC-BOARD,機(jī)臺外殼等一些零組件;而軟件一般指運(yùn)用程序,指令一套完整之控制系統(tǒng),可經(jīng)由程序、指令之修改而修改,以人為例子,軟件就好比腦中之記憶、思想,可控制整個身體各部分之動作,而硬件就好比人的手、足、眼、耳等器官;由以上之比喻,可知道軟件、硬件是相輔相成,缺一不可。近來尚有一種介于Software、Hardware之間,稱為Firm-Ware,他的功用,,就相當(dāng)于把軟件寫入硬件(比如PROM),以加快速度,因此軟、硬件間的區(qū)分也變得較不明顯了。
165 S.O.G.(SPIN ON GLASS) 旋制氧化硅 旋制氧化硅(Spin on Glass)是利用旋制芯片,將含有硅化物之溶液均勻地平涂與芯片上,在利用加熱方式與溶劑驅(qū)離,并將固體硅化物硬化程穩(wěn)定之非晶相氧化硅。其簡單流程如下:旋轉(zhuǎn)平涂→加熱燒烤→高溫硬化(~450℃)旋制氧化硅是應(yīng)用在組件制造中,金屬層間之平坦化(Planization)。以增加層與層之間的結(jié)合特性,避免空洞之形成及膜之剝裂。
166 S.O.J.(SMALL OUTLINE J-LEAD PACKAGE) 縮小型J形腳包裝IC 因外腳彎成“J”字形,且外伸長度較一般I.C.為小兒得名。是記憶I.C.的普遍化包裝形態(tài),為配合表面粘著技術(shù)的高集積度要求而誕生。
167 SOLVENT 溶劑 1. 兩種物質(zhì)相互溶解成一種均勻的物質(zhì)時,較少的物質(zhì)被稱為溶質(zhì),較多的物質(zhì)被稱為溶劑。例如:堂溶解于水中,變成糖水,則糖為溶質(zhì),水為溶劑,緩和的結(jié)果稱為溶液。2. 溶劑分有機(jī)溶劑與無機(jī)溶劑兩種: 2-1有機(jī)溶劑:分子內(nèi)含有碳原子的稱為有機(jī)溶劑,例如丙酮 (CH3COCH3)、IPA(CH3CHOHCH3)。2-2無機(jī)溶劑:分子內(nèi)不含有碳原子的稱為無機(jī)溶劑,例如硫酸(H2SO4),氫氟酸(HF)3. 在FIB內(nèi)所通稱的溶劑,一般是只有機(jī)溶液而言。
168 SPECIFICATION(SPEC) 規(guī)范 規(guī)范是公司標(biāo)準(zhǔn)化最重要的項(xiàng)目之一,它規(guī)定了與生產(chǎn)有關(guān)事項(xiàng)的一切細(xì)節(jié),包括機(jī)臺操作、潔凈室、設(shè)備、保養(yǎng)、材料、工具及配件、品管、可靠性、測試…等等。IC制造流程復(fù)雜。唯有把所有事項(xiàng)鉅細(xì)靡遺的規(guī)范清楚并確實(shí)遵照規(guī)范執(zhí)行,檢討規(guī)范是否合理可行,相關(guān)規(guī)范是否有沖突,已達(dá)自主管理及全員參與標(biāo)準(zhǔn)化之目的。
169 SPICE PARAMETER SPIC參數(shù) 1. 定義:SPICE是一個分析非線性DC、非線性瞬間AC和線性AC行為的電路仿真程序。其由各種不同的半導(dǎo)體組件模式計(jì)算之,有DIODES、BJT’S、JFET’S、MOSFET’S等,利用此種模式計(jì)算仿真實(shí)際半導(dǎo)體電路的工作情形。而使用于這些模型上的計(jì)算參數(shù)統(tǒng)稱「SPICE參數(shù)」。目前由于公司使用之模式為HSPICE Level 2,故一般常說之SPICE參數(shù),即指Design Rules所提供之HSPICE Level 2中MOSFET所用到的參數(shù)。
170 S.R.A(SPREADING RESISTENCE ANALYSIS) 展布電阻分析 在下列一些情況,可利用S.R.A.方法來得到其Resisitivity:(1) n on n+ layer, p on p+ layer(2) n on p layer, p on n layer(3) depth profiling(4) lateral profiling(5) very small areas在測量Resistivity的方式有很多,但若要降低校正,則一定要使用到Point-Contact Probe的展布電阻。
171 SPUTTERING 濺鍍 濺鍍乃是帶能量的離子撞擊物體,致使表面的原子飛散出來,附著于基板上形成薄膜之現(xiàn)象。當(dāng)所加電流為直流時,稱為直流濺鍍(D.C SPUTTERING):所加電流為射頻時,稱為射頻賤鍍(RADIO FREQUENCY SPUTTERING)。基于經(jīng)濟(jì)及效率觀點(diǎn),氬氣為最常使用之氣體。當(dāng)氬氣被快速電子碰撞時產(chǎn)生氬離子,此時電子數(shù)目增加并且同時受電場再加速,以便再次進(jìn)行游離反應(yīng),如此不去如同雪崩(AVALANCHE)一樣產(chǎn)生輝光放電(GLOW DIS CHARGE),氬氣離子受陰極(靶材)吸引,加速碰撞靶材,將表面原子打出而吸附在基本上。由于濺鍍有薄膜厚度容易控制、組織均勻、表面相當(dāng)平滑等優(yōu)點(diǎn),因此被電子工業(yè)廣泛地使用。
172 SSER(SYSTEM SOFT ERROR RATE TEST) 系統(tǒng)暫時性失效比率測試 Soft Error為所有發(fā)揮性組件之共有特性。對DRAM而言,每記憶細(xì)胞(Memory Cell)所存電荷(charge-to-sense)存在一刻開關(guān)的接面(junction),以空乏(depleted)的狀態(tài)存在。當(dāng)該細(xì)胞有高能粒子源(e.g. α-particle From molding compound),使所存電荷消失或減少到無法偵測時,該細(xì)胞便暫時消失。
173 STEP COVERAGE 階梯覆蓋 STEP COVERAGE』系冷指芯片上各層次間各項(xiàng)薄膜、沉積材料等,當(dāng)覆蓋、跨越過底下層次時,由于底下層次高低起伏不一及有線條粗細(xì)變化,會造成此薄膜、沉積材料在產(chǎn)品部分區(qū)域(如高低起伏交界處)覆蓋度會變差,此變差的程度,即為『STEP COVERAGE』一般系以厚度變化比表示: STEP COVERAGE =厚度最薄處/厚度 最厚處此比例越接近1越佳,反之越差,正常言均應(yīng)達(dá)50﹪以上。
174 STEPPER 步進(jìn)式對準(zhǔn)機(jī) 1. 定義:Stepper(步進(jìn)式對準(zhǔn)機(jī))系Stepprojection aligner 之簡稱。Stepper與Project aligner原理類似,只是將每片芯片分為20~60次曝光完成。Stepper使用自動對準(zhǔn),不但迅速、精確,且可使用計(jì)算機(jī)計(jì)算、補(bǔ)償。對準(zhǔn)方式可分為Global、Die by Die、Advanced Global Alignment,此三種方式均可補(bǔ)償因芯片形變造成之對準(zhǔn)不良(如Run in/Run out)。Stepper亦可按縮影比例,分為1X、5X、10X三種。以最常見之5X為例,光罩上一條5u之直線,曝在芯片上,僅1μ而已。
175 SURFACE STATES 表面狀態(tài) 1.定義:表面狀態(tài)是介在Si-SiO2接口的政電荷,也叫做Interface States。形成表面狀態(tài)的原因,是作氧化步驟時Si會從表面移去而與O2反應(yīng)。當(dāng)氧化停止時,有些離子Si會留在靠近接口處。這些為完全鍵結(jié)的Si離子會沿著表面形成一條正電荷QSS。電荷大小決定于下列因素:氧化速度、后續(xù)熱處理步驟及Crystal Orientation。在{111}表面,良好的氧化步驟下,其表面狀態(tài)密度約為5
評論