<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 新品快遞 > Cadence 公布新一代并行電路仿真器,用于復(fù)雜模擬與混合信號(hào)IC設(shè)計(jì)的驗(yàn)證

          Cadence 公布新一代并行電路仿真器,用于復(fù)雜模擬與混合信號(hào)IC設(shè)計(jì)的驗(yàn)證

          作者: 時(shí)間:2008-12-23 來源:電子產(chǎn)品世界 收藏
            【加州圣荷塞2008年12月16日】全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)設(shè)計(jì)系統(tǒng)公司(納斯達(dá)克:CDNS),今天宣布推出® Virtuoso® Accelerated Parallel Simulator (APS), 這是其新一代,具有業(yè)界常用的Virtuoso Spectre® Circuit Simulator的完整精確性,用于解決所有工藝節(jié)點(diǎn)中最大型與最復(fù)雜的模擬與混合信號(hào)設(shè)計(jì)。作為多模式仿真解決方案(Cadence Multi-Mode Simulation,MMSIM)7.1版的一個(gè)關(guān)鍵部分,這種新型仿真器結(jié)合了可靠的Cadence仿真技術(shù)以及一種突破性的并行電路解算器,并配備一個(gè)全新設(shè)計(jì)的引擎,可以高效駕馭多重處理計(jì)算平臺(tái)的性能。這樣的具有和Virtuoso Spectre Circuit Simulator一致的使用模型和精確性,實(shí)現(xiàn)了單線程性能的大幅改進(jìn),在多線程性能方面也有很大的可調(diào)整性。
          VirtuosoAccelerated Parallel Simulator能夠?yàn)閾碛袔资f個(gè)晶體管的設(shè)計(jì)提高收斂容量,在多數(shù)情況下,可以將設(shè)計(jì)與驗(yàn)證時(shí)間從幾個(gè)星期縮短到幾個(gè)小時(shí)。

            “我們很高興在市面上找到了新一代仿真器,可以滿足我們對于定制數(shù)字與模擬設(shè)計(jì)(例如DC-DC轉(zhuǎn)換器)的頂層仿真所需的性能,”ON Semiconductor新業(yè)務(wù)部門主管Helmut Schweiss說,“比起傳統(tǒng)SPICE仿真器,Virtuoso Accelerated Parallel Simulator能夠?qū)崿F(xiàn)20.6倍的性能提升,這可以讓我們檢查并偵測眾多設(shè)計(jì)問題,并滿足我們緊迫的tapeout進(jìn)度。這是用其他技術(shù)不可能實(shí)現(xiàn)的,可以消除我們在芯片驗(yàn)證的過程中出現(xiàn)的、不必要的意外。”

            Virtuoso Accelerated Parallel Simulator能夠解決設(shè)計(jì)與驗(yàn)證大型密集式與后布局模擬以及混合信號(hào)模塊與子系統(tǒng)的性能與容量問題,過去在仿真中解決電路結(jié)構(gòu)問題一直是一個(gè)瓶頸。新的仿真器可以提供卓越的性能,對于模擬和混合信號(hào)設(shè)計(jì)的前仿和后仿而言,比傳統(tǒng)的SPICE要快得多。這大大提高了IC設(shè)計(jì)師的效率,可以在同一個(gè)工作日內(nèi)完成絕大多數(shù)仿真工作,讓原本不切實(shí)際的驗(yàn)證任務(wù)成為可能,讓一次性芯片成功具有更高的信心保證。

            與業(yè)界的標(biāo)準(zhǔn)Virtuoso Spectre電路仿真器相比,Virtuoso Accelerated Parallel Simulator已經(jīng)在數(shù)百種客戶設(shè)計(jì)中得到了廣泛的測試,在性能、容量,更重要的是在精確性方面獲得了20多家業(yè)界領(lǐng)先的客戶的認(rèn)可。這些客戶幾乎已經(jīng)在所有模擬與混合信號(hào)設(shè)計(jì)類型上測試了這種新仿真器,包括Phase Locked Loops, Data Converters, Memory IPs, 電源管理電路與tapeout.前的多種全芯片設(shè)計(jì)。Virtuoso Accelerated Parallel Simulator結(jié)合現(xiàn)代多重處理計(jì)算平臺(tái)與MMSIM靈活的基于令牌式許可模型,提供了強(qiáng)大而節(jié)約成本的電路仿真器,全力專注于復(fù)雜的模擬設(shè)計(jì)與混合信號(hào)IC驗(yàn)證。

            “在我們的驗(yàn)證流程中提高效率,這是一個(gè)重要的要求,我們非常希望可以看到市面上出現(xiàn)一種新一代SPICE模擬器,能夠應(yīng)對我們正在創(chuàng)造的大型復(fù)雜設(shè)計(jì),”Entropic Communications混合信號(hào)設(shè)計(jì)部主管Raed Moughabghab說,“我們在現(xiàn)有的設(shè)計(jì)中確認(rèn)了Virtuoso Accelerated Parallel Simulator,比起Spectre turbo實(shí)現(xiàn)了2.5倍的性能提升,比起四核計(jì)算平臺(tái)的Spectre更是實(shí)現(xiàn)了12.5倍的性能提升,我們計(jì)劃將其應(yīng)用于下一個(gè)設(shè)計(jì)項(xiàng)目。”

            這種全新的仿真器兼容現(xiàn)有的Cadence仿真技術(shù),客戶過去在Virtuoso定制IC平臺(tái)上的投資可以繼續(xù)發(fā)揮價(jià)值,可以毫無障礙地使用這種新技術(shù)。

            “在過去的8個(gè)月時(shí)間里,我們已經(jīng)推出了多種引人注目的新型仿真技術(shù),”Cadence電路仿真與物理驗(yàn)證產(chǎn)品研發(fā)部副總裁Zhihong Liu說,“在4月份,我們采用‘turbo’功能讓Virtuoso Spectre Circuit Simulator實(shí)現(xiàn)了大幅的性能提升,兩個(gè)月后,我們的RF仿真技術(shù)也實(shí)現(xiàn)了這種turbo性能。
            
            VirtuosoAccelerated Parallel Simulator是對我們的Virtuoso多模式仿真技術(shù)的一次重大增強(qiáng),對于大型復(fù)雜模擬設(shè)計(jì)的設(shè)計(jì)團(tuán)隊(duì)是一種節(jié)約成本、可調(diào)整且十分可靠的解決方案, 解決了當(dāng)今一些最大的設(shè)計(jì)難題與驗(yàn)證瓶頸。”

            關(guān)于Cadence 

            Cadence公司成就全球電子設(shè)計(jì)技術(shù)創(chuàng)新,并在創(chuàng)建當(dāng)今集成電路和電子產(chǎn)品中發(fā)揮核心作用。我們的客戶采用Cadence的軟件、硬件、設(shè)計(jì)方法和服務(wù),來設(shè)計(jì)和驗(yàn)證用于消費(fèi)電子產(chǎn)品、網(wǎng)絡(luò)和通訊設(shè)備以及計(jì)算機(jī)系統(tǒng)中的尖端半導(dǎo)體器件、印刷電路板和電子系統(tǒng)。公司總部位于美國加州圣荷塞市,在世界各地均設(shè)有銷售辦事處、設(shè)計(jì)中心和研究設(shè)施,以服務(wù)于全球電子產(chǎn)業(yè)。關(guān)于公司、產(chǎn)品及服務(wù)的更多信息,敬請瀏覽公司網(wǎng)站 www.cadence.com


          關(guān)鍵詞: Cadence 電路仿真器

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();