<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 新品快遞 > Cadence 公布新一代并行電路仿真器,用于復雜模擬與混合信號IC設計的驗證

          Cadence 公布新一代并行電路仿真器,用于復雜模擬與混合信號IC設計的驗證

          作者: 時間:2008-12-23 來源:電子產(chǎn)品世界 收藏
            【加州圣荷塞2008年12月16日】全球電子設計創(chuàng)新領先企業(yè)設計系統(tǒng)公司(納斯達克:CDNS),今天宣布推出® Virtuoso® Accelerated Parallel Simulator (APS), 這是其新一代,具有業(yè)界常用的Virtuoso Spectre® Circuit Simulator的完整精確性,用于解決所有工藝節(jié)點中最大型與最復雜的模擬與混合信號設計。作為多模式仿真解決方案(Cadence Multi-Mode Simulation,MMSIM)7.1版的一個關鍵部分,這種新型仿真器結合了可靠的Cadence仿真技術以及一種突破性的并行電路解算器,并配備一個全新設計的引擎,可以高效駕馭多重處理計算平臺的性能。這樣的具有和Virtuoso Spectre Circuit Simulator一致的使用模型和精確性,實現(xiàn)了單線程性能的大幅改進,在多線程性能方面也有很大的可調整性。
          VirtuosoAccelerated Parallel Simulator能夠為擁有幾十萬個晶體管的設計提高收斂容量,在多數(shù)情況下,可以將設計與驗證時間從幾個星期縮短到幾個小時。

            “我們很高興在市面上找到了新一代仿真器,可以滿足我們對于定制數(shù)字與模擬設計(例如DC-DC轉換器)的頂層仿真所需的性能,”ON Semiconductor新業(yè)務部門主管Helmut Schweiss說,“比起傳統(tǒng)SPICE仿真器,Virtuoso Accelerated Parallel Simulator能夠實現(xiàn)20.6倍的性能提升,這可以讓我們檢查并偵測眾多設計問題,并滿足我們緊迫的tapeout進度。這是用其他技術不可能實現(xiàn)的,可以消除我們在芯片驗證的過程中出現(xiàn)的、不必要的意外。”

            Virtuoso Accelerated Parallel Simulator能夠解決設計與驗證大型密集式與后布局模擬以及混合信號模塊與子系統(tǒng)的性能與容量問題,過去在仿真中解決電路結構問題一直是一個瓶頸。新的仿真器可以提供卓越的性能,對于模擬和混合信號設計的前仿和后仿而言,比傳統(tǒng)的SPICE要快得多。這大大提高了IC設計師的效率,可以在同一個工作日內(nèi)完成絕大多數(shù)仿真工作,讓原本不切實際的驗證任務成為可能,讓一次性芯片成功具有更高的信心保證。

            與業(yè)界的標準Virtuoso Spectre電路仿真器相比,Virtuoso Accelerated Parallel Simulator已經(jīng)在數(shù)百種客戶設計中得到了廣泛的測試,在性能、容量,更重要的是在精確性方面獲得了20多家業(yè)界領先的客戶的認可。這些客戶幾乎已經(jīng)在所有模擬與混合信號設計類型上測試了這種新仿真器,包括Phase Locked Loops, Data Converters, Memory IPs, 電源管理電路與tapeout.前的多種全芯片設計。Virtuoso Accelerated Parallel Simulator結合現(xiàn)代多重處理計算平臺與MMSIM靈活的基于令牌式許可模型,提供了強大而節(jié)約成本的電路仿真器,全力專注于復雜的模擬設計與混合信號IC驗證。

            “在我們的驗證流程中提高效率,這是一個重要的要求,我們非常希望可以看到市面上出現(xiàn)一種新一代SPICE模擬器,能夠應對我們正在創(chuàng)造的大型復雜設計,”Entropic Communications混合信號設計部主管Raed Moughabghab說,“我們在現(xiàn)有的設計中確認了Virtuoso Accelerated Parallel Simulator,比起Spectre turbo實現(xiàn)了2.5倍的性能提升,比起四核計算平臺的Spectre更是實現(xiàn)了12.5倍的性能提升,我們計劃將其應用于下一個設計項目。”

            這種全新的仿真器兼容現(xiàn)有的Cadence仿真技術,客戶過去在Virtuoso定制IC平臺上的投資可以繼續(xù)發(fā)揮價值,可以毫無障礙地使用這種新技術。

            “在過去的8個月時間里,我們已經(jīng)推出了多種引人注目的新型仿真技術,”Cadence電路仿真與物理驗證產(chǎn)品研發(fā)部副總裁Zhihong Liu說,“在4月份,我們采用‘turbo’功能讓Virtuoso Spectre Circuit Simulator實現(xiàn)了大幅的性能提升,兩個月后,我們的RF仿真技術也實現(xiàn)了這種turbo性能。
            
            VirtuosoAccelerated Parallel Simulator是對我們的Virtuoso多模式仿真技術的一次重大增強,對于大型復雜模擬設計的設計團隊是一種節(jié)約成本、可調整且十分可靠的解決方案, 解決了當今一些最大的設計難題與驗證瓶頸。”

            關于Cadence 

            Cadence公司成就全球電子設計技術創(chuàng)新,并在創(chuàng)建當今集成電路和電子產(chǎn)品中發(fā)揮核心作用。我們的客戶采用Cadence的軟件、硬件、設計方法和服務,來設計和驗證用于消費電子產(chǎn)品、網(wǎng)絡和通訊設備以及計算機系統(tǒng)中的尖端半導體器件、印刷電路板和電子系統(tǒng)。公司總部位于美國加州圣荷塞市,在世界各地均設有銷售辦事處、設計中心和研究設施,以服務于全球電子產(chǎn)業(yè)。關于公司、產(chǎn)品及服務的更多信息,敬請瀏覽公司網(wǎng)站 www.cadence.com。


          關鍵詞: Cadence 電路仿真器

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();