基于PCI總線數(shù)字信號(hào)處理機(jī)的硬件設(shè)計(jì)(05-100)
雙口RAM采用IDT70261,它是由美國(guó)IDT公司生產(chǎn)的高速16kX16帶有中斷的雙端口SRAM。它采用100—pmTQFP封裝,典型功耗為750mW,最大存取時(shí)間有兩個(gè)等級(jí):商業(yè)級(jí)有15/20/25/35/55ns(max),工業(yè)級(jí)有20/25/35/55ns(max)。它具有如下特點(diǎn):
本文引用地址:http://www.ex-cimer.com/article/91451.htm(1)有兩套完全獨(dú)立的控制線,地址線和I/O線,允許兩個(gè)獨(dú)立的系統(tǒng)同時(shí)對(duì)雙端口存儲(chǔ)器進(jìn)行訪問(wèn)。
(2)具有完全獨(dú)立的忙邏輯,可以保證兩個(gè)系統(tǒng)對(duì)同一單元進(jìn)行讀寫(xiě)操作的正確性。 (3)中斷邏輯允許CPU通過(guò)端口直接進(jìn)行通信,標(biāo)識(shí)器邏輯允許兩個(gè)控制器共享資源。
(4)允許數(shù)據(jù)高速存取,最快存取時(shí)間為15ns,可與大多數(shù)高速處理器配合使用,無(wú)需插入等待狀態(tài)。
(5)具有Master/Slaver控制腳,在存儲(chǔ)容量和數(shù)據(jù)位寬上能方便地?cái)U(kuò)展。
(6)各端口完全異步操作。
雙口RAM作DSP3(TS101S)輸出暫存,故與DSP3的WRL相連。DSP3與雙口RAM的連接如圖4:
本系統(tǒng)采用DSP片之間以鏈路口互連方式,每對(duì)DSP間保留2個(gè)鏈路通道,總數(shù)據(jù)速率可達(dá)500Mbyte/S。采用鏈路口互連可以大大簡(jiǎn)化PCB板的復(fù)雜度。鏈路口互連是ADSP系列芯片的特有功能,也是ADSP處理器能以低成本組成多片高性能信號(hào)處理機(jī)的主要因素。DSP間的連接如圖5:
結(jié)束語(yǔ)
本系統(tǒng)用于從外部采集信號(hào),經(jīng)數(shù)字信號(hào)處理機(jī)上的DSP芯片做信號(hào)處理,然后實(shí)現(xiàn)與PC機(jī)實(shí)時(shí)傳輸及數(shù)據(jù)存儲(chǔ),因此可對(duì)信號(hào)處理結(jié)果進(jìn)行實(shí)時(shí)更新,從而實(shí)現(xiàn)數(shù)字信號(hào)處理機(jī)與相應(yīng)設(shè)備間的高速數(shù)據(jù)傳輸。本系統(tǒng)還可應(yīng)用于高速數(shù)據(jù)采集卡、視頻處理卡、網(wǎng)卡等高速設(shè)備中。其中TigerSHARC系列芯片以其強(qiáng)大的運(yùn)算能力從而大大的降低了開(kāi)發(fā)成本,同時(shí)信號(hào)處理機(jī)的研制周期也可大為縮短,更容易的研制出性價(jià)比更高的信號(hào)處理機(jī)。而PCI9054以其強(qiáng)大的功能和簡(jiǎn)單的用戶接口,為PCI總線接口的開(kāi)發(fā)提供了一種簡(jiǎn)潔的方法,本系統(tǒng)經(jīng)過(guò)測(cè)試,高速數(shù)據(jù)能夠正確采集和傳輸。在高速數(shù)據(jù)傳輸系統(tǒng)中,利用PCI總線的高速特性實(shí)時(shí)傳輸和存儲(chǔ)采集數(shù)據(jù),有效解決了數(shù)據(jù)的傳輸和處理的實(shí)時(shí)性,隨著PCI總線的普及應(yīng)用,基于PCI總線的傳輸系統(tǒng)設(shè)計(jì)有十分廣闊的前景。
評(píng)論