SERDES的FPGA實現(xiàn)(07-100)
——
圖4示出用Lattice SC FPGA,此測試裝置采樣的9個眼圖。每個眼圖下面的數字是測量的眼高(由圖2測量V)。注意,增加預矯可改善每個位率下的眼圖。預矯是發(fā)生在纜線和背板中信號衰減的SERDES發(fā)送器補償。這種Lattice SC FPGA,所需的眼高度是85mV,所以,16%預矯,在3.8Gb/s取晴圖僅僅是取樣,這不能滿足要求。
本文引用地址:http://www.ex-cimer.com/article/91924.htm圖4 在不同SERDES數據率增加預加重
結語
本文給出了SERDES接口的FPGA實現(xiàn)方法在選擇FPGA時,應該考慮可能的信道數、信道的配置靈活性、接口速度、SERDES IP、傳輸性能指標和電氣性能要求。FPGA產品和SERDES的速度和市場占有率正在增大。了解它們的能力和所遇到的問題,設計人員可以增加其產品的可靠性功能,以及加快上市時間。(彭京湘)
評論