基于LEON3處理器和Speed協(xié)處理器的復(fù)雜SoC設(shè)計實現(xiàn)*
圖9 觸發(fā)中斷響應(yīng)的zero_flag信號
本文引用地址:http://www.ex-cimer.com/article/94563.htm圖10 在Altera StratixII 2S180中的仿真結(jié)果
結(jié)語
本項目利用LEON3的高性能、易編程、開源等優(yōu)點,開發(fā)了AHB總線接口和DMA控制器,實現(xiàn)了Speed專用信號處理器的軟件可編程,大大簡化了Speed用戶的開發(fā)過程。有待改進之處是,1)當前Speed可處理40bit數(shù)據(jù),而Leon3是32bit,沒有最大限度發(fā)揮Speed的運算能力;2)如果在LEON3上運行RTEMS (Real Time Executive for Multiprocessor Systems) 操作系統(tǒng),將進一步方便用戶擴展LEON3的利用價值。
參考文獻:
[1]Gaisler Research, www.gaisler.com
[2]王振榮, 王偉勛. 基于CPCI總線的通用信號處理平臺研究[J],現(xiàn)代電子技術(shù),2007.7
[3]郭二輝, 洪一, 汪顥等. GA3816器件在時域脈沖壓縮處理中的應(yīng)用[J], China Science and Technology Information, 2006.6
評論