基于Actel FPGA的I2C IP的應(yīng)用
(2)Core I2C內(nèi)部結(jié)構(gòu)
本文引用地址:http://www.ex-cimer.com/article/97040.htmCore I2C的內(nèi)部結(jié)構(gòu)框圖如圖2所示。它主要由串行時鐘發(fā)生器、地址寄存器、控制寄存器、狀態(tài)寄存器和APB總線接口等組成的。
● 串行時鐘發(fā)生器模塊:提供SCL時鐘脈沖。
● 地址寄存器模塊:包含了內(nèi)核編程的地址信息。
● 控制寄存器模塊:控制串行傳輸?shù)膯?、重啟、終止、位速率、地址識別和應(yīng)答等功能。
● 狀態(tài)寄存器模塊:包含了Core I2C內(nèi)部寄存器工作的狀態(tài)信息。
● APB總線接口:提供了I2C和APB總線通信的接口。
評論