基于DSP的調(diào)幅廣播信號(hào)監(jiān)測(cè)系統(tǒng)
根據(jù)上述算法可得到DSP中數(shù)據(jù)處理軟件的流程圖(圖2)。
本文引用地址:http://www.ex-cimer.com/article/99683.htmFPGA邏輯設(shè)計(jì)
本系統(tǒng)中FPGA主要用來(lái)協(xié)調(diào)各個(gè)模塊間的數(shù)據(jù)傳輸,分別為A/D采樣數(shù)據(jù)到DSP的傳輸、DSP計(jì)算結(jié)果到PCI接口的傳輸以及數(shù)控增益放大器的增益控制。同時(shí)FPGA還為系統(tǒng)工作提供了必要的時(shí)鐘、復(fù)位信號(hào)、控制信號(hào)(圖3)。
評(píng)論