首頁(yè) > 新聞中心 > 牛人業(yè)話
本節(jié)我們主要是從下面3個(gè)方面進(jìn)行講解: 1.硬件環(huán)境搭建 2.軟件編寫(xiě) 3.聯(lián)調(diào) 一、硬件環(huán)境搭建 1.先打開(kāi)Proteus8.1。如下圖所示: 2.打......
深亞微米時(shí)代,傳統(tǒng)材料、結(jié)構(gòu)乃至工藝都在趨于極限狀態(tài),摩爾定律也已有些捉襟見(jiàn)肘。而步入深亞納米時(shí)代,晶體管的尺寸就將接近單個(gè)原子,無(wú)法再往下縮減。傳統(tǒng)ASIC和ASSP設(shè)計(jì)不可避免地遭遇了諸如設(shè)計(jì)流程復(fù)雜、生產(chǎn)良率降......
并口是什么?回答這個(gè)問(wèn)題,其實(shí)真的很讓人“狂汗”,身為工科男,計(jì)算機(jī)背后的那些接口都沒(méi)摸清門(mén)道,情何以堪啊!不過(guò),本著掃盲的態(tài)度,我們還是勉為其難的再?gòu)?qiáng)調(diào)一下USB和并口的區(qū)別吧,區(qū)別USB和......
前面一個(gè)筆記我們已經(jīng)可以輕松的使用EDS提供的HAL構(gòu)建一個(gè)uC/OS-II的模板工程,在這個(gè)工程里,所有和移植有關(guān)的問(wèn)題都不用我們操心,我們只要放心的去設(shè)計(jì)我們的應(yīng)用程序便可。而一個(gè)最簡(jiǎn)單的uC/OS-II工程也已......
今天帶大家來(lái)設(shè)計(jì)一個(gè)自定義的IP核,我們從最基本的做起,包括datasheet 的理解,設(shè)計(jì)的整體框架,AD轉(zhuǎn)換代碼的編寫(xiě),仿真,Avalon-MM總線接口的編寫(xiě),硬件系統(tǒng)還是基于上次的硬件系統(tǒng),不過(guò)我們不再用alt......
本節(jié)我們將對(duì)ucosII操作系統(tǒng)有個(gè)初步的認(rèn)識(shí),主要是從下面2個(gè)方面進(jìn)行講解: 1.UCOSII操作系統(tǒng)的簡(jiǎn)介 2.UCOSII操作系統(tǒng)組成部分 一、UCOSII操作系統(tǒng)的簡(jiǎn)介: μC/......
傅立葉變換、拉普拉斯變換、Z變換的聯(lián)系?他們的本質(zhì)和區(qū)別是什么?為什么要進(jìn)行這些變換。研究的都是什么?從幾方面討論下。 這三種變換都非常重要!任何理工學(xué)科都不可避免需要這些變換。 傅立葉變換,拉普拉斯變換......
運(yùn)算放大器是作為最通用的模擬器件,廣泛用于信號(hào)變換調(diào)理、ADC采樣前端、電源電路等場(chǎng)合中。雖然運(yùn)放外圍電路簡(jiǎn)單,不過(guò)在使用過(guò)程中還是有很多需要注意的地方。 1、注意輸入電壓是否超限 圖1是ADI的OP07......
盡管很多人聽(tīng)說(shuō)過(guò)FPGA和CPLD,但是關(guān)于FPGA與CPLD之間的區(qū)別,了解的人可能不是很多。雖然FPGA與CPLD都是“可反復(fù)編程的邏輯器件”,但是在技術(shù)上卻有一些差異。簡(jiǎn)單地說(shuō),F(xiàn)PGA就是將CPLD的電路規(guī)模......
計(jì)算機(jī)行業(yè)發(fā)展非常快,大學(xué)里的教育基本都跟不上實(shí)際的社會(huì)需求。如果你所在的學(xué)校還在指定大家使用譚浩強(qiáng)的教材,或使用VC6.0來(lái)教大家上機(jī)實(shí)驗(yàn),那你不妨看看本文,這里有一些建議可以幫助你不會(huì)脫離社會(huì)太遠(yuǎn)。 考慮到......
43.2%在閱讀
23.2%在互動(dòng)