首頁(yè) > 新聞中心 > 設(shè)計(jì)應(yīng)用
1 推動(dòng)FPGA調(diào)試技術(shù)改變的原因 進(jìn)行硬件設(shè)計(jì)的功能調(diào)試時(shí),F(xiàn)PGA的再編程能力是關(guān)鍵的優(yōu)點(diǎn)。CPLD和FPGA早期使用時(shí),如果發(fā)現(xiàn)設(shè)計(jì)不能正常工作,工程師就使用“調(diào)試鉤”的方法。先將要觀(guān)察的FPGA內(nèi)部信號(hào)引到引腳......
人工智能、云計(jì)算、邊緣計(jì)算之后,一個(gè)新的詞匯——邊緣AI(Edge AI)出現(xiàn)了。相比于傳統(tǒng)的云端AI,邊緣AI具有將計(jì)算和推斷能力推向離數(shù)據(jù)源更接近的位置的優(yōu)勢(shì),可以提供了更快速、更安全、更隱私保護(hù)的數(shù)據(jù)處理和決策能力......
_____提高垂直分辨率一直是示波器設(shè)計(jì)者的目標(biāo),因?yàn)楣こ處熜枰獪y(cè)量更精細(xì)的信號(hào)細(xì)節(jié)。但是,想獲得更高垂直分辨率并不只理論上增加示波器模數(shù)轉(zhuǎn)換器(ADC)的位數(shù)就能實(shí)現(xiàn)的。泰克4、5和6系列示波器采用全新的12位ADC和......
在各種新興業(yè)務(wù)不斷涌現(xiàn)的今天,現(xiàn)有的4G LTE網(wǎng)絡(luò)已經(jīng)無(wú)法滿(mǎn)足日益增多的業(yè)務(wù)需求,因此未來(lái)的網(wǎng)絡(luò)需要通過(guò)網(wǎng)絡(luò)切片技術(shù)從“one size fits all”向“one size per service”過(guò)渡。在《網(wǎng)絡(luò)切......
電子產(chǎn)品開(kāi)發(fā)期間經(jīng)常需要用到旁路電容。圖1所示為一個(gè)開(kāi)關(guān)穩(wěn)壓器,可以從高電壓產(chǎn)生低電壓。在這種類(lèi)型的電路中,旁路電容(CBYP)尤為重要。它必須支持輸入路徑上的開(kāi)關(guān)電流,使得電源電壓足夠穩(wěn)定,能夠支持設(shè)備運(yùn)行。圖1. A......
在電力電子的很多應(yīng)用,如電機(jī)驅(qū)動(dòng),有時(shí)會(huì)出現(xiàn)短路的工況。這就要求功率器件有一定的扛短路能力,即在一定的時(shí)間內(nèi)承受住短路電流而不損壞。目前市面上大部分IGBT都會(huì)在數(shù)據(jù)手冊(cè)中標(biāo)出短路能力,大部分在5~10us之間,例如英飛......
鎖相環(huán)由哪三部分組成鎖相環(huán)(Phase Locked Loop,PLL)通常由以下三部分組成:1. 相位比較器(Phase Comparator/Phase Detector): 相位比較器用于比較輸入信號(hào)與反饋信號(hào)的相......
01?問(wèn)題背景:如何保證發(fā)布出去的bin文件是最終測(cè)試通過(guò)的版本?一般的來(lái)講,代碼到了測(cè)試后期,master分支就不會(huì)頻繁的提交了,并且提交也會(huì)更加謹(jǐn)慎。但是人為操作總會(huì)出現(xiàn)紕漏,希望只要代碼被重新編譯過(guò),那么bin文件......
了解如何使用雙線(xiàn)圈設(shè)計(jì)高頻射頻應(yīng)用的變壓器。實(shí)現(xiàn)射頻變壓器有兩種基本方法:磁耦合變壓器和傳輸線(xiàn)變壓器。磁耦合變壓器,我們?cè)谏弦黄恼轮幸呀?jīng)討論過(guò),使用磁通連接將能量傳輸?shù)捷敵觥鬏斁€(xiàn)變壓器依靠電磁波通過(guò)傳輸線(xiàn)傳輸能量至輸......
第一款MCU是Intel的霍夫在1971年發(fā)明的,具體來(lái)說(shuō)是4位微處理器芯片Intel 4004。它標(biāo)志著第一代微處理器的問(wèn)世,微處理器和微機(jī)時(shí)代從此開(kāi)始。當(dāng)時(shí)微處理器技術(shù)開(kāi)始興起,并逐漸應(yīng)用于各種嵌入式系統(tǒng)中。最初的M......
43.2%在閱讀
23.2%在互動(dòng)