fpga 文章 進入 fpga 技術社區(qū)
基于FPGA+DSP的視頻處理系統(tǒng)設計

- 摘要:實時圖像處理技術在工業(yè)、醫(yī)學、軍事和商業(yè)等領域有廣泛的應用?;贔PGA+DSP架構的視頻處理系統(tǒng)充分發(fā)揮了各自器什的長處,不儀設計周期短,開發(fā)費用低,而且設計靈活,更改方便,功耗較低,便于實現系統(tǒng)的小型化。因此對基與FPGA+DSP架構的視頻處理系統(tǒng)進行研究和設計具有重要的意義。 0 引言 本系統(tǒng)采用基于FPGA與DSP協(xié)同工作進行視頻處理的方案,實現視頻采集、處理到傳輸的整個過程。 實時視頻圖像處理中,低層的預處理算法處理的數據量大,對處理速度要求高,但算法相對比較簡單,適
- 關鍵字: FPGA DSP SDRAM
IDT 發(fā)布 1.5 伏特 PCI Express 時鐘緩沖器系列,實現行業(yè)領先的空間和節(jié)能
- 集成元件技術公司 (IDT®)今天發(fā)布了業(yè)內第一個 1.5 伏特 PCI Express (PCIe®) 緩沖器系列,擴展了其領先的 PCIe 時鐘產品組合。 IDT 新的 U 系列超低功率 PCIe 緩沖器運行在與流行的SoC 和現場可編程門陣列 (FPGA) 相同的供給電壓下,使得設計師能夠使用相同的電源軌,從而降低系統(tǒng)復雜性、實際大小和功耗。 9DBU 緩沖器提供 2 至 9 個輸出配置,可應對幾乎任何 PCIe 應用,支持非 PLL 扇出和 PLL 零延遲緩沖模式。
- 關鍵字: IDT PCI Express FPGA
基于FPGA的數字核脈沖分析器硬件設計

- 國內譜儀技術多年來一直停留在模擬技術水平上,數字化能譜測量技術仍處于方法研究階段。為了滿足不斷增長的高性能能譜儀需求,迫切需要研制一種數字化γ能譜儀。通過核脈沖分析儀顯示在顯示器上的核能譜幫助人們了解核物質的放射性的程度。 1數字多道分析儀的優(yōu)勢 國內很大一部分學者采用核譜儀模擬電路的方式實現脈沖堆積的處理。由于整個過程都是由模擬電路來實現,所以一直受到多種不利因素的困擾:模擬濾波成形電路有限的處理能力達不到最佳濾波的要求;模擬系統(tǒng)在高計數率下能量分辨率顯著下降,脈沖通過率低;
- 關鍵字: FPGA 數字核脈沖分析器 LVDS/RS 485
一種醫(yī)療CT數據采集系統(tǒng)解決方案

- 數據采集系統(tǒng)是CT系統(tǒng)的重要組成部分,由于CT掃描時間短,且掃描信息量大,因此CT數據采集系統(tǒng)工作在較高的頻率,且需要短時間傳輸較大的數據量。本文介紹的醫(yī)療CT數據采集系統(tǒng)解決方案采用單片XILINX SPARTAN6完成CT數據采集的主要功能,利用基于IEEE802.3Z的光纖以太網傳輸協(xié)議進行數據的傳輸,經實測本采集系統(tǒng)數據可靠性高,誤碼率低,達到了CT數據采集的要求。本文將重點介紹CT數據采集系統(tǒng)的具體實現方式及編碼技巧。
- 關鍵字: 數據采集 CT 以太網 FPGA SPARTAN6 ARM 201408
圖像識別系統(tǒng)的現狀與發(fā)展趨勢

- 圖像識別技術在國家安全、公安、交通、金融、工業(yè)化生產線、食品檢測等諸多領域具有廣泛的應用前景?,F有的圖像識別系統(tǒng)基本是面向計算機應用,其方案是:采用圖像采集卡(或直接網絡相機接入)、在PC機上運行圖像處理算法來實現。但由于大部分圖像識別系統(tǒng)要求數據量大、算法復雜、對實時性要求高,基于PC的應用系統(tǒng)不僅體積大、成本高、實時性能力差,而且有時不能滿足特殊應用環(huán)境(例如印刷車間)的需求。 應用的需要與現有圖像識別系統(tǒng)的不足,驅動了智能相機的蓬勃發(fā)展,目前幾乎所有的相機廠商均在花大力量研發(fā)智能相機,傳統(tǒng)
- 關鍵字: 圖像識別 FPGA DSP
一種基于FPGA的在線監(jiān)控系統(tǒng)設計

- 在SoC系統(tǒng)的設計及使用過程中,對其內部行為的實時監(jiān)控十分重要,目前普遍通過監(jiān)控端和目標系統(tǒng)間的監(jiān)控信息通信來實現,UART常用作通信信道。 目標SoC系統(tǒng)常使用中斷方式或輪詢方式獲取監(jiān)控通信數據包,對其解析并進行相應數據操作后回復應答信息。中斷方式中SoC需完成保存中斷現場、調用中斷服務程序、恢復現場系列任務,上下文的切換占據了系統(tǒng)額外開銷;輪詢方式中,系統(tǒng)定時檢查設備請求,若有數據到達則調用相應處理程序,固定的輪詢周期增加了數據等待處理時間,數據量較小時頻繁查詢造成對CPU資源的浪費。
- 關鍵字: FPGA 在線監(jiān)控 雙口RAM
一種基于FPGA+ARM架構HDLC協(xié)議控制器設計

- 摘要:針對飛控模擬裝置中基于HDLC協(xié)議通信需求,完成了一種新的基于FPGA+ARM架構HDLC協(xié)議控制器的設計。文中首先介紹了HDLC協(xié)議的幀結構和循環(huán)冗余校驗(CRC)原理,然后結合FPGA可進行任意數據寬度操作和ARM編程簡單靈活的優(yōu)點,有效實現了符合HDLC協(xié)議的幀結構和CRC校驗的應用方法,滿足HDLC協(xié)議要求。應用結果表明設計能夠很好地滿足各項功能指標的技術要求。 高級數據鏈路控制(HDLC,High-Level Data Control)是一種同步數據傳輸、面向比特的數據鏈路層協(xié)議
- 關鍵字: FPGA ARM HDLC
fpga 介紹
您好,目前還沒有人創(chuàng)建詞條 fpga !
歡迎您創(chuàng)建該詞條,闡述對 fpga 的理解,并與今后在此搜索 fpga 的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對 fpga 的理解,并與今后在此搜索 fpga 的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
