<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> 并行

          并行流水結(jié)構(gòu)的RS255/RS233譯碼器設(shè)計(jì)實(shí)現(xiàn)

          • 并行流水結(jié)構(gòu)的RS255/RS233譯碼器設(shè)計(jì)實(shí)現(xiàn),RS糾錯(cuò)編碼是目前最有效、應(yīng)用最廣泛的差錯(cuò)控制編碼之一,是一種糾錯(cuò)能力很強(qiáng)的多進(jìn)制BCH碼,也是一類典型的代數(shù)幾何碼。它是由里德(Reed)和索洛蒙(Solomon)應(yīng)用MS多項(xiàng)式于1960年首先構(gòu)造出來的。

            RS碼被廣泛用于
          • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  RS255/RS233  結(jié)構(gòu)  流水  并行  

          基于DMA的并行數(shù)字信號高速采集系統(tǒng)

          • 本系統(tǒng)采用基于FPGA的DMA技術(shù)高速緩存多路并行數(shù)據(jù),通過數(shù)據(jù)重組將數(shù)據(jù)有序發(fā)送給處理系統(tǒng),用于數(shù)據(jù)的顯示與分析。系統(tǒng)采用了嵌入式技術(shù),達(dá)到了便攜效果,從而更好地適應(yīng)設(shè)備的工作環(huán)境。并行數(shù)字信號采集實(shí)驗(yàn)結(jié)果表明,系統(tǒng)能以5 MHz、2.5 MHz、500 kHz、50 Hz 4檔采樣頻率進(jìn)行62路并行數(shù)字信號采集,各路采集結(jié)果正確,并保存了各路之間的同步信息。
          • 關(guān)鍵字: DMA  并行  數(shù)字信號  高速采集    

          基于增強(qiáng)并行口EPP的便攜式高速數(shù)據(jù)采集系統(tǒng)

          • 基于增強(qiáng)并行口EPP的便攜式高速數(shù)據(jù)采集系統(tǒng),針對基于EPP協(xié)議的并行端口設(shè)備開發(fā)的特點(diǎn)與趨勢,開發(fā)了由A/D轉(zhuǎn)換器AD1671和FIFO存儲(chǔ)器ID7202構(gòu)成的1.25MHz、12Bit的高速數(shù)據(jù)采集系統(tǒng),并通過IDT7202與EPP的接口電路
          • 關(guān)鍵字: 高速  數(shù)據(jù)采集  系統(tǒng)  便攜式  EPP  增強(qiáng)  并行  基于  

          串行及并行A/D轉(zhuǎn)換器在高速數(shù)據(jù)采集中的采樣差別性分析

          • 摘要:串行和并行接口模式是A/D轉(zhuǎn)換器諸多分類中的一種,但卻是應(yīng)用中器件選擇的一個(gè)重要指標(biāo)。在同樣的轉(zhuǎn)換分辨率及轉(zhuǎn)換速度的前提下,不同的接口方式不但影響了電路結(jié)構(gòu),更重要的是將在高速數(shù)據(jù)采集的過程中對采樣
          • 關(guān)鍵字: 集中  采樣  差別性  分析  數(shù)據(jù)  高速  并行  A/D  轉(zhuǎn)換器  串行  

          在DSP處理器上并行實(shí)現(xiàn)ATR算法

          • 在DSP處理器上并行實(shí)現(xiàn)ATR算法, 自動(dòng)目標(biāo)識(shí)別(ATR)算法通常包括自動(dòng)地對目標(biāo)進(jìn)行檢測、跟蹤、識(shí)別和選擇攻擊點(diǎn)等算法。戰(zhàn)場環(huán)境的復(fù)雜性和目標(biāo)類型的不斷增長使ATR算法的運(yùn)算量越來越大,因此ATR算法對微處理器的處理能力提出了更高的要求。由于
          • 關(guān)鍵字: ATR  算法  實(shí)現(xiàn)  并行  處理器  DSP  

          電路板設(shè)計(jì)的革命性技術(shù):并行設(shè)計(jì)法

          • 利用最新開發(fā)的軟件技術(shù)可以完成高效的并行電路板設(shè)計(jì)。這種新的技術(shù)能使多個(gè)設(shè)計(jì)師、多個(gè)進(jìn)程和不同種類的工具同時(shí)工作于同一個(gè)設(shè)計(jì)數(shù)據(jù)庫,并能顯著地提高設(shè)計(jì)生產(chǎn)力。
            與將設(shè)計(jì)分成若干部分并獨(dú)立地完成各個(gè)部分
          • 關(guān)鍵字: 電路板設(shè)計(jì)  并行  設(shè)計(jì)法    

          基于閃爍存儲(chǔ)器的TMS320VC5409 DSP并行引導(dǎo)裝載方法

          • 基于閃爍存儲(chǔ)器的TMS320VC5409 DSP并行引導(dǎo)裝載方法,閃爍存儲(chǔ)器Am29LV400B的主要特點(diǎn)及編程方法;通過把FLASH的前32K映射到DSP TMS320VC5409的數(shù)據(jù)空間,按照自舉表(Boottable)的格式在FLASH中存儲(chǔ)程序代碼,由DSP引導(dǎo)裝載(Bootloader)程序?qū)崿F(xiàn)了FLASH的16位并行引導(dǎo)裝載;結(jié)合實(shí)例介紹了該引導(dǎo)裝載方法的實(shí)現(xiàn)過程。
          • 關(guān)鍵字: 引導(dǎo)  裝載  方法  并行  DSP  閃爍  存儲(chǔ)器  TMS320VC5409  基于  轉(zhuǎn)換器  

          AT89S51單片機(jī)并行I/O端口的擴(kuò)展

          • 1 引言
            單片機(jī)面向工業(yè)控制領(lǐng)域,控制功能強(qiáng),在工業(yè)測控系統(tǒng)、智能儀表、智能通信產(chǎn)品、智能家用電器和智能終端設(shè)備等領(lǐng)域得到廣泛應(yīng)用。最常用的80C51系列單片機(jī)有4個(gè)并行端口(P0,P1,P2,P3端口),但對稍復(fù)
          • 關(guān)鍵字: 擴(kuò)展  并行  單片機(jī)  AT89S51  

          并行D/A轉(zhuǎn)換器AD7237A及其接口設(shè)計(jì)

          • 本文簡要介紹了AD7237A的基本結(jié)構(gòu)和引腳功能,并著重闡述了它在計(jì)算機(jī)擴(kuò)展卡設(shè)計(jì)中的具體應(yīng)用方法。
          • 關(guān)鍵字: 7237A  7237  AD  并行    

          可在線升級的FPGA并行配置方法的實(shí)現(xiàn)

          • 在當(dāng)今變化的市場環(huán)境中,產(chǎn)品是否便于現(xiàn)場升級、便于靈活使用,已成為產(chǎn)品進(jìn)入市場的關(guān)鍵因素。而基于 SRAM結(jié)構(gòu)的 FPGA器件的出現(xiàn),為系統(tǒng)設(shè)計(jì)者動(dòng)態(tài)改變運(yùn)行電路中的邏輯功能創(chuàng)造了條件,也為現(xiàn)場升級等奠定了基礎(chǔ)
          • 關(guān)鍵字: FPGA  在線升級  并行  配置方法    

          多并行處理器接收機(jī)設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:為滿足對衛(wèi)星信號處理越來越快的速.度及通用性的要求,設(shè)計(jì)并實(shí)現(xiàn)了一款高性能的衛(wèi)星接收機(jī)。該接收機(jī)的設(shè)計(jì)在原理上采用多并行處理器的思想,因衛(wèi)星接收機(jī)的中頻處理數(shù)據(jù)量大,實(shí)時(shí)性高。這樣,對芯片的選型
          • 關(guān)鍵字: 并行  處理器  接收機(jī)    

          基于DSP的高性能通用并行彈載計(jì)算機(jī)設(shè)計(jì)與實(shí)現(xiàn)

          • 基于DSP的高性能通用并行彈載計(jì)算機(jī)設(shè)計(jì)與實(shí)現(xiàn),摘要:為滿足彈上信號處理領(lǐng)域不斷增長的任務(wù)需求并適應(yīng)不同的應(yīng)用場合,設(shè)計(jì)高性能通用并行計(jì)算機(jī),進(jìn)而構(gòu)建各類信號處理系統(tǒng)是一種趨勢?;跁r(shí)共享總線和分布式兩種并行結(jié)構(gòu)的理論分析,結(jié)合信號處理系統(tǒng)的特點(diǎn),
          • 關(guān)鍵字: 計(jì)算機(jī)  設(shè)計(jì)  實(shí)現(xiàn)  并行  通用  DSP  高性能  基于  

          TMS320VC5402 DSP的并行I/O引導(dǎo)裝載方法研究

          • TMS320VC5402(以下簡稱C5402)是德州儀器公司(TI)1999年10月推出的性價(jià)比極高(目標(biāo)價(jià)格僅為5美元)的定點(diǎn)數(shù)字信號處理器(DSP)。C5402主要特點(diǎn)如下[1]:
              ?操作速率達(dá)100MIPS;
              ?具有先進(jìn)的多總線結(jié)構(gòu),三條
          • 關(guān)鍵字: 裝載  方法研究  引導(dǎo)  I/O  DSP  并行  TMS320VC5402  DSP  引導(dǎo)裝載  單片機(jī)  

          基于FPGA的8位并行輸入LED掃描控制芯片設(shè)計(jì)

          共97條 5/7 |‹ « 1 2 3 4 5 6 7 »

          并行介紹

          您好,目前還沒有人創(chuàng)建詞條并行!
          歡迎您創(chuàng)建該詞條,闡述對并行的理解,并與今后在此搜索并行的朋友們分享。    創(chuàng)建詞條

          相關(guān)主題

          熱門主題

          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();