<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> 現(xiàn)場(chǎng)可編程門陣列(fpga)

          現(xiàn)場(chǎng)可編程門陣列(fpga) 文章 進(jìn)入現(xiàn)場(chǎng)可編程門陣列(fpga)技術(shù)社區(qū)

          一種新型帶寬自適應(yīng)全數(shù)字鎖相環(huán)的設(shè)計(jì)方案

          • 本方案采用理論分析與硬件電路設(shè)計(jì)相結(jié)合的方法進(jìn)行了系統(tǒng)設(shè)計(jì),并用FPGA予以實(shí)現(xiàn)。系統(tǒng)仿真與硬件電路測(cè)試結(jié)果證實(shí)了設(shè)計(jì)方案的正確性。該鎖相環(huán)的自由振蕩頻率可隨輸入信號(hào)頻率的變化而改變,具有電路結(jié)構(gòu)簡(jiǎn)單、鎖相范圍廣、鎖定速度快和穩(wěn)態(tài)誤差小等特點(diǎn)。
          • 關(guān)鍵字: FPGA  鎖相環(huán)  振蕩器  濾波器  計(jì)數(shù)器  

          基于FPGA的采集卡的圖像增強(qiáng)算法應(yīng)用研究

          • 圖像在采集過(guò)程中不可避免地會(huì)受到傳感器靈敏度、噪聲干擾以及模數(shù)轉(zhuǎn)化時(shí)量化問(wèn)題等因素影響而導(dǎo)致圖像無(wú)法達(dá)到人眼的視覺(jué)效果,為了實(shí)現(xiàn)人眼觀察或者機(jī)器自動(dòng)分析的目的,對(duì)原始圖像所做的改善行為,就被稱作圖像增強(qiáng)技術(shù)。
          • 關(guān)鍵字: 傳感器  圖像增強(qiáng)  FPGA  PCI  VHDL  

          一種通用數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方案

          • 基于NI公司的智能FPGA板卡以及圖形化編程軟件LabVIEW,本文提出了一種通用數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方案。該方案中所設(shè)計(jì)的系統(tǒng)與傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)相比結(jié)構(gòu)簡(jiǎn)單、開發(fā)周期短、可靠性高、實(shí)時(shí)性好,并且對(duì)于不同應(yīng)用場(chǎng)合,在FPGA邏輯單元足夠多的情況下可以很簡(jiǎn)便地依據(jù)實(shí)際情況對(duì)其做相應(yīng)調(diào)整,具有較強(qiáng)的通用性。
          • 關(guān)鍵字: NI  FPGA  LabVIEW  數(shù)據(jù)采集  光耦隔離  

          基于FPGA的速率自適應(yīng)圖像抽取算法

          • 載荷圖像可視化是深空探測(cè)任務(wù)中的重要需求,但受信道帶寬的限制,無(wú)法實(shí)時(shí)傳輸所有載荷數(shù)據(jù),因此星載復(fù)接存儲(chǔ)器中圖像的抽取下傳是實(shí)現(xiàn)任務(wù)可視化的關(guān)鍵。
          • 關(guān)鍵字: 存儲(chǔ)器  FPGA  載荷圖像  VCDU  FLASH  

          基于FPGA多路機(jī)載冗余圖像處理系統(tǒng)的設(shè)計(jì)方案

          • 摘要:本文以FPGA作為核心處理器,提出了一種基于FPGA多路機(jī)載冗余圖像處理系統(tǒng)的設(shè)計(jì)方案,實(shí)現(xiàn)了對(duì)多路DVI視頻冗余信號(hào)的解碼、編碼、實(shí)時(shí)處理以及輸出顯示,并且信號(hào)通道增加冗余設(shè)計(jì),因而加強(qiáng)了系統(tǒng)的穩(wěn)定性和可靠性。
          • 關(guān)鍵字: FPGA  DVI  視頻  均衡器  SDRAM  

          如何在FPGA內(nèi)實(shí)現(xiàn)最佳化車用MCU設(shè)計(jì)方案?

          • 在汽車電子中廣為采用的微控制器(MCU)正快速面臨時(shí)間和成本的壓力。使用MCU的主要優(yōu)勢(shì)一直以來(lái)都是‘創(chuàng)造具有高性價(jià)比的高階系統(tǒng)整合’。然而,在此一優(yōu)勢(shì)之下,有一些與元件本身相關(guān)的潛在成本是超乎于其單價(jià)水平的。例如,若選用的元件無(wú)法創(chuàng)造所需特性,則必須增加外部邏輯、軟件或其它整合元件。
          • 關(guān)鍵字: 微控制器  FPGA  ASIC  CPU  嵌入式  

          基于SPI FLASH的FPGA多重配置

          • 通過(guò)FPGA的多重配置可以有效地精簡(jiǎn)控制結(jié)構(gòu)的設(shè)計(jì),同時(shí)可以用邏輯資源較少的FPGA器件實(shí)現(xiàn)需要很大資源才能實(shí)現(xiàn)的程序。以Virtex5系列開發(fā)板和配置存儲(chǔ)器SPI FLASH為基礎(chǔ),從硬件電路和軟件設(shè)計(jì)兩個(gè)方面對(duì)多重配置進(jìn)行分析,給出了多重配置實(shí)現(xiàn)的具體步驟,對(duì)實(shí)現(xiàn)復(fù)雜硬件設(shè)計(jì)工程有一定的參考價(jià)值。
          • 關(guān)鍵字: FPGA  Virtex5  FLASH  ICAP  IPROG  寄存器  

          基于ADS1298與FPGA的高性能腦電信號(hào)采集系統(tǒng)

          • 本文利用ADS1298芯片的高精度,以FPGA為主控制芯片,通過(guò)將工頻陷波、帶通濾波等模擬部分轉(zhuǎn)移到數(shù)字側(cè),在保證性能的前提下簡(jiǎn)化腦電信號(hào)放大與調(diào)理的模擬電路,實(shí)現(xiàn)便攜式腦電信號(hào)的采集。
          • 關(guān)鍵字: FPGA  信號(hào)采集  ADS1298  腦電信號(hào)  接口電路  

          Altera推進(jìn)了FPGA和SoC中高速串行收發(fā)器的評(píng)估

          • Altera公司(Nasdaq: ALTR)日前發(fā)布JNEye鏈路分析工具,提供驗(yàn)證和電路板級(jí)全套設(shè)計(jì)工具。JNEye支持設(shè)計(jì)人員迅速方便的評(píng)估高速Altera FPGA和SoC中的高速串行鏈路性能。
          • 關(guān)鍵字: Altera  FPGA  JNEye  仿真器  

          FPGA:縱向創(chuàng)新與橫向整合引領(lǐng)變革

          •   FPGA在先進(jìn)工藝路上的狂飚猛進(jìn)帶來(lái)了如影隨形的挑戰(zhàn):一方面,進(jìn)入20nm和14nm階段后,不光是FPGA復(fù)雜度提升,對(duì)其外圍的電源管理等芯片也提出了“與時(shí)俱進(jìn)”的要求。另一方面,隨著SoC FPGA和3D IC技術(shù)的發(fā)展,F(xiàn)PGA不斷在加速取代ASSP和ASIC,但這還需要更多的突破,其中最大的障礙就是互聯(lián)問(wèn)題,需在縱向架構(gòu)上“守正出奇”。此外,隨著FPGA系統(tǒng)復(fù)雜度的提升,競(jìng)爭(zhēng)已不僅僅是產(chǎn)品性能的較量,還在于如何幫助客戶簡(jiǎn)化設(shè)計(jì)、加快上市等,這就要求
          • 關(guān)鍵字: Altera  FPGA  

          Exar大功率COT交換控制器提供1%輸出準(zhǔn)確率

          • 高性能模擬混合信號(hào)部件與數(shù)據(jù)管理解決方案的領(lǐng)先供應(yīng)商公司(紐交所:EXAR)近日推出新型大功率交換控制器,該產(chǎn)品隸屬于DC-DC電源轉(zhuǎn)換產(chǎn)品家族。XRP6141同步降壓控制器支持高達(dá)35A的分布式供電(POL),并采用Exar的專有仿電流模式恒定導(dǎo)通時(shí)間(COT)控制環(huán)路,實(shí)現(xiàn)出色的瞬態(tài)響應(yīng)與輸出準(zhǔn)確性。
          • 關(guān)鍵字: EXAR  控制器  FPGA  XRP6141  

          Microsemi主流FPGA產(chǎn)品組合加入全新小封裝器件

          • 致力于提供功率、安全、可靠與高性能半導(dǎo)體技術(shù)方案的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation,紐約納斯達(dá)克交易所代號(hào):MSCC) 宣布為其主流SERDES-based SmartFusion?2 系統(tǒng)級(jí)芯片(SoC) FPGA和IGLOO?2 FPGA器件提供全新小尺寸解決方案。
          • 關(guān)鍵字: 美高森美  FPGA  RAM  

          德州儀器推出業(yè)界速度最快 16 位 DAC

          • 日前,德州儀器 (TI) 宣布推出業(yè)界速度最快的 16 位數(shù)模轉(zhuǎn)換器 (DAC)。這款 4 通道 2.5GSPS DAC38J84 比同類競(jìng)爭(zhēng)產(chǎn)品快 66%,支持適用于速率高達(dá) 12.5 Gbps 數(shù)據(jù)轉(zhuǎn)換器的 JEDEC JESD204B 串行接口標(biāo)準(zhǔn)。
          • 關(guān)鍵字: TI  轉(zhuǎn)換器  FPGA  

          Altera JESD204B解決方案簡(jiǎn)化了前沿?cái)?shù)據(jù)轉(zhuǎn)換器的集成

          • 2014年1月24號(hào),Altera公司(Nasdaq: ALTR)宣布,開始提供多種JESD204B解決方案,設(shè)計(jì)用于在使用了最新JEDEC JESD204B標(biāo)準(zhǔn)的系統(tǒng)中簡(jiǎn)化Altera FPGA和高速數(shù)據(jù)轉(zhuǎn)換器的集成。很多應(yīng)用都使用了這一接口標(biāo)準(zhǔn),包括雷達(dá)、無(wú)線射頻前端、醫(yī)療成像設(shè)備、軟件無(wú)線電,以及工業(yè)應(yīng)用等。
          • 關(guān)鍵字: Altera  JESD204B  轉(zhuǎn)換器  FPGA  

          基于Python 定點(diǎn)平方根的FPGA實(shí)現(xiàn)

          • FPGA作為可編程的邏輯器件,它具有功耗低、便于修改、調(diào)試等特點(diǎn),并能在上面實(shí)時(shí)完成大量的算法,平方根運(yùn)算作...
          • 關(guān)鍵字: Python  定點(diǎn)平方根  FPGA  
          共6407條 170/428 |‹ « 168 169 170 171 172 173 174 175 176 177 » ›|

          現(xiàn)場(chǎng)可編程門陣列(fpga)介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條現(xiàn)場(chǎng)可編程門陣列(fpga)!
          歡迎您創(chuàng)建該詞條,闡述對(duì)現(xiàn)場(chǎng)可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場(chǎng)可編程門陣列(fpga)的朋友們分享。    創(chuàng)建詞條
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();